学士学位论文—-基于eda的数字时钟设计.doc

学士学位论文—-基于eda的数字时钟设计.doc

ID:11711202

大小:6.06 MB

页数:12页

时间:2018-07-13

学士学位论文—-基于eda的数字时钟设计.doc_第1页
学士学位论文—-基于eda的数字时钟设计.doc_第2页
学士学位论文—-基于eda的数字时钟设计.doc_第3页
学士学位论文—-基于eda的数字时钟设计.doc_第4页
学士学位论文—-基于eda的数字时钟设计.doc_第5页
资源描述:

《学士学位论文—-基于eda的数字时钟设计.doc》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、四川工商学院EDA技术与SOPC基础课程设计基于EDA的数字时钟设计前言数字电子技术的迅速发展,使各种类型集成电路在数字系统、控制系统、信号处理等方面得到了广泛的应用。为了适应现代电子技术的迅速发展需要,能够较好的面向数字化和专用集成电路的新时代,数字电路综合设计与制作数字钟,可以让我们了解数字时钟的原理。在实验原理的指导下,培养了分析和设计电路的能力。并且学会检查和排除故障,提高分析处理实验结果的能力。数字时钟是一种用数字电路技术实现时、分、秒计时的装置。与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更长的使用寿命,已

2、得到广泛的使用。数字钟从原理上讲是一种典型的数字电路,一般是由振荡器、分频器、计数器、显示器等几部分组成。其中包括了组合逻辑电路和时序电路。数字钟的设计方法有许多种,例如:可用中小规模集成电路组成电子钟;也可以利用专用的电子钟芯片配以显示电路及其所需要的外围电路组成电子钟;还可以利用单片机来实现电子钟等等。1课题介绍1.1功能说明设计一个能进行时、分、秒计时的二四小时制的数字钟,并且能够复位,校时,校分,校秒。系统框图如图1-1所示:Clk_50Hz分频5Hz和1KHz定时计时模块校时校分校秒数码管显示图1-1时钟系统结构图12四川工

3、商学院EDA技术与SOPC基础课程设计1.2功能介绍电子时钟其实就是一个计时装置,一般有复位,计时和校时功能。由于开发板上提供的时钟晶振频率为50MHz。如果直接将这个信号作为计数器的时钟,那么计数器每累加1的时间间隔为20ns,因此需要分频。又由于时钟需要进位,所以对计时模块又要分时分秒来处理,最后就是如何实现数码管显示,一个数码管只能显示一个数字,就需要来点亮不同的数码管,并且数字间要建立联系。此设计问题可分为分频、计时模块和数码管显示三大部。1.3关于EDA和QuartusIIEDA是电子设计自动化(ElectronicDesi

4、gnAutomation)的缩写,在20世纪60年代中期从计算机辅助设计(CAD)、计算机辅助制造(CAM)、计算机辅助测试(CAT)和计算机辅助工程(CAE)的概念发展而来的。EDA技术就是以计算机为工具,设计者在EDA软件平台上,用硬件描述语言VHDL完成设计文件,然后由计算机自动地完成逻辑编译、化简、分割、综合、优化、布局、布线和仿真,直至对于特定目标芯片的适配编译、逻辑映射和编程下载等工作。EDA技术的出现,极大地提高了电路设计的效率和可操作性,减轻了设计者的劳动强度。QuartusII是Altera公司的综合性PLD/FPG

5、A开发软件,原理图、VHDL、VerilogHDL以及AHDL(AlteraHardware支持DescriptionLanguage)等多种设计输入形式,内嵌自有的综合器以及仿真器,可以完成从设计输入到硬件配置的完整PLD设计流程。QuartusII提供了完全集成且与电路结构无关的开发包环境,具有数字逻辑设计的全部特性,包括:可利用原理图、结构框图、VerilogHDL、AHDL和VHDL完成电路描述,并将其保存为设计实体文件;芯片(电路)平面布局连线编辑。2设计方案整个电路有三大主体电路:1.分频电路,2.时间控制电路,3,显示时

6、钟电路首先要有输入脉冲,由于平台提供了脉冲发生器,就省去了脉冲发生器的设计,这里我们只需要设计一个分频器,得到我们需要的频率。时钟的计时范围是00:00:00---23:59:59,显示是通过分别把时分秒的个位和十位分开送入数码管中来实现。当需要按键调节时间时,按下对应的按键进行调时。电路图如图2-1;12四川工商学院EDA技术与SOPC基础课程设计2-1总的电路图3各子模块设计原理3.1分频模块根据系统功能需求,此分频模块需要实现两个信号的分频输出,一个是5Hz的信号通过5次叠加提供基准时钟,另一个用于数码管动态显示扫描信号,频率为

7、1KHz。分频模块如图3-1:3-1分频模块原件图3.2计时模块3.2.1计时和调时该模块主要是实现0-59和0-23的计数,并且实现秒向分进位,分向时进位。当按下定时建后,时钟显示会暂停,再按调时按键时可以实现时分秒的调节,调后再按调时键,时钟恢复走时,最后将计数结果的个位和十位分别输出。时钟模块如图3-2:12四川工商学院EDA技术与SOPC基础课程设计3-2时钟模块原件图3.2.2计时仿真计时电路模块的仿真如图3-3;3-3仿真图3.3显示模块3.3.1数码管数码管工作原理,数码管由七个条状和一个点状发光二极管管芯制成,称为七段

8、数码管。根据其结构的不同,可分为共阳极数码管和共阴极数码管两种。12四川工商学院EDA技术与SOPC基础课程设计共阳共阴,是针对数码管的公共脚而说的。典型的一位数码管,一般有10个脚,8个段码(7段加1个小数点),剩下两

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。