组成原理小抄(给力的复习资料)

组成原理小抄(给力的复习资料)

ID:10278378

大小:59.50 KB

页数:6页

时间:2018-06-14

组成原理小抄(给力的复习资料)_第1页
组成原理小抄(给力的复习资料)_第2页
组成原理小抄(给力的复习资料)_第3页
组成原理小抄(给力的复习资料)_第4页
组成原理小抄(给力的复习资料)_第5页
资源描述:

《组成原理小抄(给力的复习资料)》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、存储器地址:存储器是由许多存储单元组成,每个存储单元的编号,称为地址。存储单元:由多个触发器构成的存储位,称为一个存储单元,通常由8个组成。存储位:存储的是0或1表示的二进制代码。存储容量:存储器所有存储单元的总数。计算程序:每一个基本操作就叫做一条指令,而解算某一问题的一串指令序列,叫做该问题的计算程序,简称为程序。控制器的基本任务,就是按照计算程序所排的指令序列,先从存储器取出一条指令放到控制器中,对该指令的操作码由译码器进行分析判别,然后根据指令性质,执行这条指令,进行相应的操作。计算机软件分类:一类叫系统程序,一类叫应用程序系统程序用来简化程序设计及使

2、用方法,提高计算机的使用效率,发挥和扩大计算机的功能及用途。它包括以下四类:各种服务性程序;语言程序;操作系统;数据库管理系统。应用程序是用户利用计算机来解决某些问题所编制的程序。多级组成的计算机系统1.微程序设计级2.一般机器级3.操作系统级4.汇编语言级5.高级语言级对于某一功能采用硬件方案还是软件方案,取决于器件价格、速度、可靠性、存储容量、变更周期等因素。冯·诺依曼思想:1)采用二进制形式表示数据和指令。2)存储程序和程序控制。3)由运算器,控制器,存储器,输入设备,输出设备五大部分组成。冯·诺依曼型计算机的工作原理:存储程序并按照地址顺序执行。浮点数

3、规格化:使尾数的绝对值大于等于0.5机器码(数):符号位和数值位一起来进行编码的数值编码方法,如原码、反码、补码、移码等。正数的补码与原码、反码相同;负数的补码为反码末位加1。为此要解决汉字的输入编码、汉字内码、字膜码等三种不同用途的编码。机器字长:计算机能直接处理的二进制数据的位数,它决定了计算机的运算精度。最简单且广泛应用的检错码是采用一位校验位的奇偶校验。奇校验:使校验位为1或0,以便使1的个数为奇数偶校验:使校验位为1或0,以便使1的个数为偶数补码加法:[x]补+[y]补=[x+y]补补码减法:[x]补-[y]补=[x]补+[-y]补溢出的判断方法:①

4、双符号位法(变形补码,模4补码)②单符号位法计算机中的逻辑运算,主要是指逻辑非、逻辑加、逻辑乘、逻辑异四种基本运算。多功能算术/逻辑运算单元:具有先行进位功能的4位74LS181多功能ALU芯片。将4片74LS181的P和G送到74LS182先行进位芯片,可实现芯片之间的先行进位。内部总线:CPU内各部件之间的连线单向传送总线:信息只能向一个方向传送双向传送总线:信息可以向两个方向传送运算器结构形式:单总线结构的运算器;双总线结构的运算器;三总线结构的运算器。浮点加减运算的操作步骤:(1).0操作数的检查;(2).比较阶码大小并完成对阶;(3).尾数进行加或减

5、运算;(4).结果规格化并进行舍入处理。(5)舍入处理(6)溢出处理存储器分类:按存储介质分:半导体存储器;磁表面存储器。按存储方式分:随机存储器;顺序存储器。按存储器的读写功能分:只读存储器(ROM);随机读写存储器(RAM)。按信息的可保存性分:非永久记忆的存储器;永久记忆性存储器。按在计算机系统中的作用分:主存储器、辅助存储器、高速缓冲存储器、控制存储器等。高速缓冲存储器、主存储器和外存储器比较:高速缓冲存储器简称:Cache,特点:高速存取指令和数据,存取速度快,但存储容量小主存储器,简称:主存,特点:存放计算机运行期间的大量程序和数据,存取速度较快,

6、存储容量不大外存储器简称:外存,特点:存放系统程序和大型数据文件及数据库,存储容量大,位成本低主存储器的性能指标主要是:存储容量,存取时间,存储周期,存储器带宽。对存储器进行扩展主要方法有:位扩展法;字扩展法;字位同时扩展法。DRAM的刷新:动态MOS存储器采用“读出”方式进行刷新。从上一次对整个存储器刷新结束到下一次对整个存储器全部刷新一遍为止,这一段时间间隔叫刷新周期。常用的刷新方式有三种:集中式,分散式,异步式。DRAM存储器控制电路:DRAM存储器的刷新需要有硬件电路的支持,包括刷新计数器、刷新/访存裁决、刷新控制逻辑等。这些控制线路形成DRAM控制器

7、,它将CPU的信号变换成适合DRAM片子的信号。(1)地址多路开关(2)刷新定时器(3)刷新地址计数器(4)仲裁电路(5)定时发生器。相联存储器:按内容访问(也有按地址访问的能力,因此具有地址译码电路)。引入Cache的目的:为了解决CPU与主存之间速度不匹配而采用的一项重要技术。Cache的功能与基本原理:cache是介于CPU和主存之间的小容量存储器,存取速度比主存快。它能高速地向CPU提供指令和数据,加快程序的执行速度。CPU与cache之间的数据交换是以字为单位,而cache与主存之间的数据交换是以块为单位。主存与Cache的地址映射方法:全相联映射方

8、式;直接映射方式;组相联映射方式。引入

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。