《电子线路cad实用教程》第4章 原理图的检查和常用报表的生成

《电子线路cad实用教程》第4章 原理图的检查和常用报表的生成

ID:9938441

大小:1.32 MB

页数:27页

时间:2018-05-12

《电子线路cad实用教程》第4章 原理图的检查和常用报表的生成_第1页
《电子线路cad实用教程》第4章 原理图的检查和常用报表的生成_第2页
《电子线路cad实用教程》第4章 原理图的检查和常用报表的生成_第3页
《电子线路cad实用教程》第4章 原理图的检查和常用报表的生成_第4页
《电子线路cad实用教程》第4章 原理图的检查和常用报表的生成_第5页
资源描述:

《《电子线路cad实用教程》第4章 原理图的检查和常用报表的生成》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、电子线路CAD实用教程应用型本科信息大类专业“十二五”规划教材教材配套课件22六月2021邓奕主编本章内容4.1检查电路原理图4.2生成网络表4.3生成层次表4.4生成元件采购列表4.5生成元件引脚列表4.6生成元件交叉参考列表4.7原理图文件的保存和输出4.8应用实例第4章原理图的检查和常用报表的生成本章重点电气规则检查生成网络表生成元件采购列表第4章原理图的检查和常用报表的生成引入通过前面的学习,我们可以完成简单原理图的绘制,但是在绘制完原理图后,还需要用户对电路原理图信号的正确性进行分析和测试,这可以通过检查电气规

2、则来实现。进行电气规则检查后,可以找到电路图中的一些电气连接错误,将错误修改后,就可以生成网络报表和元器件清单等,以备后用。4.1检查电路原理图检查电路原理图主要包括两个方面的工作:元件序号检查和电气规则检查。元件序号检查的目的是避免元器件序号出现重复或遗漏的现象;电气规则检查ERC(electricalrulecheck)用于检测电路图中电气特性是否冲突:如信号是否冲突,线路是否不完整造成信号中断等,ERC将生成测试报告并在原理图上直接标注出来以警示用户注意。4.1检查电路原理图1、检查元件序号电路图绘制完成后,元件的

3、序号一般较为混乱,尤其在原理图很复杂的情况下,需要对元件序号进行一定的编排和检查,以免元件序号出现重复或遗漏的现象。元件的重新排序有以下两种方法:(1)手工修正。首先仔细检查电路图,查出不规范的标志,然后逐一修改。这种方法虽然简单,但是效率很低。(2)自动修正。可以通过菜单命令【Tools】/【Annotate】来实现。此时系统自动弹注释设计对话框。4.1检查电路原理图2、电气规则检查用户设计完电路原理图后,需要对其电路的物理逻辑特性进行检测,Protel99SE提供了这样一个快速检测方法,即电气规则检查,简称为ERC。

4、下面介绍电气规则检查步骤:(1)打开原理图,选择【Tools】/【ERC】菜单命令,选择设置选项卡。(2)在电气规则对话框中设置电气规则检查选项。(3)单击【OK】按钮,程序自动进入文本编辑器并生成相应的电气测试报告。系统会自动在原理图发生错误的位置放置红色标记,以提示用户错误位置。(4)检查后生成电气规则检查报告文件(.ERC)。【实例4-1】原理图电气规则检查(P69)用电气规则检查实例3-7所绘制的555震荡电路原理图。课堂演示4.2生成网络表网络表是电路自动布线的灵魂,也是原理图设计软件SCH与印制电路设计软件P

5、CB之间的接口。网络表可以直接从电路图转化而得到,当然也可以反其道而行之,在PCB编辑器中,获取网络表。4.2生成网络表1、网络表的格式及作用网络表有很多种格式,通常为ASCII码文本文件。网络表的主要内容为原理图中的各元件的数据(流水号、元件类型、封装信息)以及元件之间的网络连接的数据,某些网络表的格式可以在一行中包括这两种数据,但是Protel99SE中大部分网络表格式都将这两种数据分开,分为不同的数据,分别记录在网络表中。网络表的两个部分:前一部分是元件申明,包括所有使用元件的相关信息;后一部分是网络定义,它们有各

6、自固定的格式,缺少其中的任何部分都有可能在PCB自动布线中产生错误。4.2生成网络表1、网络表的格式及作用元件申明网络定义4.2生成网络表2、网络表的生成选择【Design】/【CreateNetlist】菜单命令,系统将弹出网络表生成对话框,如下左图所示。该对话框包括参数选择、跟踪选项两个选项卡,其中跟踪选项卡如下右图所示,下面分别对两个选项卡进行介绍。【实例4-2】生成网络表(P73)将实例4-1电气规则检查后没有错误的原理图生成网络表。课堂演示【思路分析】网络表是原理图与PCB之间的桥梁。网络表中必须包含元件的3个

7、信息:流水号、元件类型、封装信息。在生成网络表之前,必须确保每个元件的信息完整。4.3生成层次表层次表记录由多张绘图页组成的层次原理图的层次结构数据,其输出的结果为ASCLL文件,文件的存盘名为(*.rep),生成原理图的层次表操作步骤如下:(1)打开已经绘制的原理图;(2)然后执行Report报告中的DesignHierarchy命令,系统将会生成该原理图的层次关系表。在层次表文件中,可以看到原理图的层次关系。【实例4-3】创建层次表(P75)将Protel99SE目录下的(4PortSerialInterface.S

8、ch)原理图文件生成层次表。【操作步骤】在原理图编辑窗口中,打开起始文件中的4PortUARTandLineDrivers.Sch原理图文件,执行【Reports】/【DesignHierarchy】菜单命令,将生成4PortSerialInterface层次原理图的层次表文件,如图所示。【实例4-3】创建层次表(P

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。