课程设计--数字电子脉搏计

课程设计--数字电子脉搏计

ID:9935759

大小:812.00 KB

页数:11页

时间:2018-05-16

课程设计--数字电子脉搏计_第1页
课程设计--数字电子脉搏计_第2页
课程设计--数字电子脉搏计_第3页
课程设计--数字电子脉搏计_第4页
课程设计--数字电子脉搏计_第5页
资源描述:

《课程设计--数字电子脉搏计》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、数字电子脉搏计一.设计任务要求设计一个电子脉搏计,要求:实现在15s内测量1min的脉搏数,并且显示其数字。正常人脉搏数60~80次/min,婴儿为90~100次/min,老人为100~150次/min。1.实现在15秒内测量1min的脉搏数;2.用数码管将测得的脉搏数用数字的形式显示;3.测量误差小于4次/min。二.总体框图四倍频器放大整形电路信号发生计数器555计时器倒数计时计时器图1总体框图方案设计:此方案采用脉搏传感器,74LS160计数器,集成运放放大电路,555构成的多谐振荡器,异或

2、门组成的4倍频电路等电路。脉搏传感器的作用是将脉搏信号转换为响应的电脉冲信号。由一个运放器和三个电阻就组成了符合要求的放大电路。倍频电路要对脉搏进行调频,如将15s内传感器所获得的信号频率4倍频,即可得到对应一分钟的脉冲数,从而缩短测量时间。555定时器是为了试验在规定时间内完成任务。本设计中采用简单的74LS160作为计数器,因为它是十进制计数器无需改装,直接使用。因为脉搏测试器中需要上百位的数字。因此,将三片74LS160直接按并行进位方式连接即的千进制计数器。三、元器件清单本实验采用数电中常

3、见的器件,这样我们就可以熟练地使用而且可以降低该电路的故障率。以下为本实验所使用的器件。序号名称型号数量备注1555定时器CB55512七段译码器DCD_HEX63十进制上升沿计数器74LS160D64与门74LS083两输入5与非门74LS082两输入6非门7400N1两输入7同或门CD40771两输入8电阻ROHM410KΩ9电阻ROHM19.1KΩ10电阻ROHM1100KΩ11电阻ROHM15.1KΩ12电容16CE470AX10.01μF13电容16CE470AX10.1μF14电容16

4、CE470AX13.8μF15电容16CE470AX133μF16异或门4070BD4两输入17单刀双掷开关118交流信号发生器15000Hz,5V表一元器件清单1、异或门:当两个输入一致时,输出为0,输入相异时,输出为1。异或门的原理图与真值表如图2-1所示图2-1 异或门的逻辑符号与真值表2.2输入与门如图2-2所示,A、B为与门的输入端,Y为与门的输出端。当输入全1时,输出为1。当输入有0时,输出为0。与门的这一功能决定它可以作为自动控制的开关使用。当A端接信号,B端接控制端,B=1时,Y=

5、A;B=0时,Y=0。图2-2 74LS08内部框图及管脚图和真值表3.74LS160其结构图如图2-3所示,管脚图如图2-4所示:ENT、ENP为芯片的使能端,当ENT、ENP接高电平时芯片处于工作状态,接低电平时处于休眠状态。我们将这两端接高电平,使它一直工作。CLR为清零端,CLR=0,QA~QD输出为0,CLR=1,芯片正常工作。LOAD为同步置数端,低电平有效,当LOAD为低,且有下降沿来时,A、B、C、D四个数就并行置入,从QA,、QB、QC、QD输出。RCO为进位端。即由9变为0时,

6、该端出现一个高电平。时序图如图1-4所示。图2-3 74LS160内部电路图图2-474ls160逻辑图4.555电路的内部结构如图2-5所示,定时器555是一种多功能集成电路,只要在外部接上几个电阻和电容,就可以组成施密特触发器、单稳态电路和多谐振荡器。输入输出THVODis×VCC×VCC×LHHHLH不变L导通截止不变导通图2-5555定时器内部原理图及真值表5.与非门74LS04为一个反向器,其原理图与真值表如图2-6所示。A=0时,Y=1。A=1时,Y=0。图

7、2-6与非门逻辑图6.除了主要元件外,我们还用到了四输入数码管,电阻电容等,其逻辑图如图2-7所示:图2-7数码管对于数码管,其直值表如下:4321OUT4321OUT00000010150001101106001020111700113100080100410019表二:数码管输出与输入的关系真值表四、各功能模块及其原理:功能模块1、交流信号模块(如图3-1)图3-1交流信号模块辅助时钟信号100HZ,占空比50%2.放大整形电路(如图3-2)由一个运放器和三个电阻就组成了符合要求的放大电路。放

8、大倍数可调,本次放大倍数大约为11倍,用一个与非门进行简单的整形。经过实验,可以放大,整形正弦电路。图3-2放大整形电路3.倍频电路(如图3-3)倍频电路的形式很多,如锁相倍频器、异或门倍频器等,由于锁相倍频器电路比较复杂,成本比较高,所以这里采用了能满足设计要求的异或门组成的4倍频电路。利用第一个异或门的延迟时间对第二个异或门产生作用,当输入由“0”变成“1”或由“1”变成“0”时,都会产生脉冲输出。其中电容C是为了延时,经过测试,当C1=33uf,C2=3.8uf,R4=10k

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。