课程设计--多功能数字钟设计

课程设计--多功能数字钟设计

ID:9854261

大小:889.00 KB

页数:14页

时间:2018-05-12

课程设计--多功能数字钟设计_第1页
课程设计--多功能数字钟设计_第2页
课程设计--多功能数字钟设计_第3页
课程设计--多功能数字钟设计_第4页
课程设计--多功能数字钟设计_第5页
资源描述:

《课程设计--多功能数字钟设计》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、宁波大红鹰学院NingboDahongyingUniversity机械与电气工程学院《数字电子技术》课程设计报告姓名:学号:班级:09电自3班指导教师:高晓红李燕13宁波大红鹰学院NingboDahongyingUniversity多功能数字钟设计1设计任务与要求1.1基本功能设计一个具有“时”、“分”、“秒”显示的数字钟,具体要求:(1)具有正常走时的基本功能;(2)秒信号产生电路采用石英晶体构成的振荡器;(3)写出设计步骤,画出设计的逻辑电路图;(4)对设计的电路进行仿真、修改,使仿真结果达到设计要求;(5)安装并测试电路的逻辑功能。1.2扩展功能(1)具有校时功能(只进

2、行分、时的校时);(2)具有整点报时功能;(3)具有定时闹钟功能。2设计原理数字电子钟原理如图1所示。一个具有计时、校时、报时、显示等基本功能的数字钟主要由振荡器、分频器、计数器、译码器、显示器、校时电路、报时电路等七部分组成。该系统工作的原理是:振荡器产生的稳定的高频脉冲信号,作为数字钟的时间基准,再经分频器输出标准秒脉冲。秒计数器计满60秒后向分计数器进位,分计数器计满60秒后向小时计数器进位,小时计数器按照12小时为周期计数。计数器进位输出经译码器送入显示器。计时出现误差时可以用校时、校分、校秒。扩展电路必须在主体电路正常运行的情况下才能进行功能扩展。13宁波大红鹰学院

3、NingboDahongyingUniversity图1系统原理框图(1)晶体振荡器电路:晶体振荡器电路给数字钟提供一个频率稳定准确的32768Hz的方波信号,可保证数字钟的走时准确及稳定。不管是指针式的电子钟还是数字显示的电子钟都使用了晶体振荡器电路。(2)分频器电路:分频器电路将32768HZ的高频方波信号经32768()次分频后得到1Hz的方波信号供秒计数器进行计数。分频器实际上也就是计数器。(3)时间计数器电路:时间计数电路由秒个位和秒十位计数器、分个位和分十位计数器及时个位和时十位计数器电路构成,其中秒个位和秒十位计数器、分个位和分十位计数器为60进制计数器,而根据

4、设计要求,时个位和时十位计数器为12进制计数器。(4)译码驱动电路:译码驱动电路将计数器输出的BCD码转换为数码管需要的逻辑状态,并且为保证数码管正常工作提供足够的工作电流。3电路设计3.1秒脉冲产生电路的设计脉冲产生电路13宁波大红鹰学院NingboDahongyingUniversity采用555定时器构成的多谐振荡器,通过对电路中电阻和电容取值的设置,可使振荡器的频率为1Hz,这样就可把振荡器输出直接作为时钟脉冲信号,而不需分频器分频。为了方便仿真,采用555定时器与定时元件RC组成多谐振荡器,它的输出信号频率为f0=1.43/[(R2+2R1)C1]。取R1=68kΩ

5、,R2=15kΩ,C1=10uF(滤波电容C2=0.1uF),则电路的振荡频率为f0=1Hz,输出信号为周期为1s的脉冲信号,这样输出就可以直接用来作为数字钟计数器的输入信号。脉冲产生电路如图2所示。图2秒脉冲产生电路3.2译码及驱动显示电路设计译码电路的功能是将“秒”、“分”、“时”计数器的输出代码进行翻译,变成相应的数字。本次设计使用7SEG-BCD数码管,但由于7SEG-BCD数码管市场很难买到,所以使用74ls48和共阴数码管代替。74LS48芯片可以直接对8421BCD码进行译码,而且74LS48芯片具有脉冲消隐输入、消隐输入、灯测试输入端可以对电路进行简单测试,方

6、便测试电路和检查错误。把它对应的管脚与数码管管连接起来。就组成了显示电路。如图3所示。图3译码及驱动显示电路13宁波大红鹰学院NingboDahongyingUniversity3.3时、分、秒计数器的设计实现任意进制计数器的方法有两种:置零法(复位法)和置数法(置位法)。(1)用复位法获得任意进制计数器假定已有N进制计数器,而需要得到一个M进制计数器时,只要M<N,用复位法使计数器计数到M时置“0”,即获得M进制计数器。(2)利用预置功能获M进制计数器置位法与置零法不同,它是通过给计数器重复置入某个数值的的跳越N-M个状态,从而获得M进制计数器的。置数操作可以在电路的任何一

7、个状态下进行。这种方法适用于有预置功能的计数器电路。3.3.1秒计数器的设计“秒”计数器电路与“分”计数器电路都是60进制,它由一级10进制计数器和一级6进制计数器连接构成。由分频器来的秒脉冲信号,首先送到“秒”计数器进行累加计数,秒计数器应完成一分钟之内秒数目的累加,并达到60秒时产生一个进位信号,所以,选用一片74LS90和一片74LS92组成六十进制计数器,采用反馈归零的方法来实现六十进制计数。其中,“秒”十位是六进制,“秒”个位是十进制。如图4所示。图4秒计数器电路13宁波大红鹰学院Ningbo

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。