usb接口数据传输系统

usb接口数据传输系统

ID:8567163

大小:19.81 KB

页数:6页

时间:2018-04-01

usb接口数据传输系统_第1页
usb接口数据传输系统_第2页
usb接口数据传输系统_第3页
usb接口数据传输系统_第4页
usb接口数据传输系统_第5页
资源描述:

《usb接口数据传输系统》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、USB接口数据传输系统 【摘要】数据传输是现代通信过程中的一个重要环节。在数据传输过程中,不仅要求数据传输的准确率要高,而且要求速度快、连接过程简单。传统的通信技术是通过数据线和串口/并口将设备连接在一起,这样就存在连接不方便、受限条件较多等因素;并且传统的RS232串口通讯和并口通讯都存在传输速度低、接口的连接过于复杂等不足之处。而基于USB接口的数据传输系统能够较好的解决这些问题。本文所介绍的一种基于USB接口的数据传输系统,利用了USB接口的高传输速率、安全性高、即插即用等优点,并结合了现代数据传输技术,实现了计算机之间的高速安全的数据通

2、讯,解决了传统通信技术带给我们的不便。 【关键词】USB接口数据传输ARMS3C44BOX芯片 现代社会生产的各行业和日常生活都需要对各种数据进行传输。利用传统的数据传输系统进行数据传输,存在速度慢、扩展性差、安装麻烦、易受各种环境的干扰,在许多场合尤其是便携式应用场合不方便等缺点。目前广泛应用的USB2.0接口技术具有安装方便、带宽高、成本低、可靠性高、易于扩展等优点。目前USB2.0支持的最高传输速度可达到480Mbps,基本能够满足日益复杂的高级外设与PC机之间的高性能连接需求,正逐渐成为现代数据传输发展的必然趋势之一。鉴于此,本系统采

3、用USB2.0技术运用ARM芯片进行通信接口的设计。 1数据传输系统的结构设计 基于USB接口的数据传输系统总体方案如下图所示,该系统主要由发射和接收两部分组成。其中,发射系统由ARM芯片控制射频发射模块和ARM控制USB芯片两部分组成。系统的工作过程为:主机将数据通过USB接口传给ARM,数据通过ARM的SPI口再传给射频发射模块,最后由射频发射模块把数据发射出去。射频接收端接收到符合的数据包后,通知ARM读取数据,ARM将数据通过USB接口送给主机,这样就完成了一个数据包从发射端到接收端的传输。 1.1USB接口芯片和主控制器芯片的选择 U

4、SB控制器有2类,一种是集成了USB接口的单片机,如Cypress公司生产的EZ2USB(基于8051)系列芯片CY7C68013、CY7C64613等;另一种是单独的USB控制器,如Philips公司的PDIUSBD12、ISP1581,NetChip公司的NET2888,National公司的USBN9603、USBN9604等。第一种开发工具虽然编程简单,但需要购置专门的开发系统,投资较大,并且单片机性能有限;后种芯片的特点是价格低廉、连接方便、可靠性高,但其片上不带CPU,必须选择微处理器来进行协议处理和数据交换。本系统选择了片上不带C

5、PU的性价比较高的USB2.0控制芯片ISP1581,它完全符合USB2.0规范,传输率可达480Mbps,采用ISP1581可以快速开发出高性能的USB2.0设备,同时为了满足速度要求,主控器芯片选择了高性能、低功耗的ARM芯片S3C44BOX。 1.2ARMS3C44BOX的工作原理 S3C44BOX微处理器是由SamsungElectronicsCo.,Ltd为手持设备设计的低功耗、高度集成的基于ARM7TDMI核的微处理器。S3C44BOX具有丰富的内置部件,包括:8KBcache,内部SRAM,LCD控制器,带自动握手的2通道UART

6、,4通道DMA,系统管理器(片选逻辑,FP/EDO/SDRAM控制器),代用PWM功能的5通道定制器,I/O端口,RTC,8通道10位ADC,ⅡC-BUS接口,ⅡS-BUS接口,同步SIO接口和PLL备频器。S3C44BOX采用了一种新的总线结构,即SAMBAⅡ(SamsungARMCPU嵌入式微处理器总线结构)和0.25um工艺的CMOS标准宏7单元和存储编译器。它的低功耗精简和出色的全静态设计特别适用与对成本和功耗敏感的应用。 1.2.1S3C44BOX中断概述 ARM7TDMI具有外部中断(IRQ)、快速中断(FIQ)和软件中断(Soft

7、wareInterrupt)三种中断方式,其中外部中断和快速中断均是硬件中断。对于ARM7TDMI内核的微处理器来说,中断是作为一种异常来处理的。S3C44BOX的中断控制器可以接收来自30个中断源的中断请求。这些中断源来自DMA、UART、SIO等芯片内部外围或接口芯片的外部引脚。 中断控制器的任务是在片内外围和外部中断源组成的多重中断发生时,经过优先级判断选择其中的一个中断,通过FIQ(快速中断请求)或IRQ(通用中断请求)向ARM7TDMI内核发出FIQ或IRQ中断请求。 实际上最初ARM7TDMI内核只有FIQ和IRQ两种中断,其他的中

8、断都是各芯片厂家在设计芯片时定义的,这些中断根据中断的优先级高低来进行处理。特别的是,为了解决一般的中断模式在进入所需的服务程序前需要很长的中断反应时

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。