单片机秒表课程设计报告

单片机秒表课程设计报告

ID:8420117

大小:364.34 KB

页数:20页

时间:2018-03-26

单片机秒表课程设计报告_第1页
单片机秒表课程设计报告_第2页
单片机秒表课程设计报告_第3页
单片机秒表课程设计报告_第4页
单片机秒表课程设计报告_第5页
资源描述:

《单片机秒表课程设计报告》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、单片机课程设计20一、设计概述31.1系统名称31.2实现功能31.3设计分析3二、系统硬件功能及参数简介32.1系统硬件综述32.289C51单片机概述32.36264芯片概述52.42764芯片概述62.574LS373地址锁存器概述7三、系统硬件设计83.1Proteus仿真接线图83.2分块硬件电路设计83.2.1控制按键K183.2.2ROM扩展93.2.3SRAM扩展93.2.4段码数码管103.2.5LED灯11四、程序设计124.1程序设计简述124.2程序流程图设计134.3系统程序汇编语言设

2、计14五、系统调试过程215.1程序性问题及解决175.2调试过程出现问题及解决18六、设计心得18七、人体感应的热释红外探测器的基本原理19八、单片机展望与发展20九、参考文献20十、谢辞20团队成员介绍2020一、设计概述1.1系统名称电子秒表1.2实现功能按一下启动按键K1,秒表归零计时,同时LED灯点亮,显示开始工作,再按一下按键K1,秒表停止计时,LED熄灭。计时显示使用一个段式数码管,显示0-9。用6264和2764扩展8K的ROM和SRAM。1.3设计分析本系统的CPU选用的是89C51单片机,通

3、过单片机对整个系统进行控制。单片机的P3口用于按键控制,当按下按键,端口接地,产生低电位,不按下时是高电位。二、系统硬件功能及参数简介2.1系统硬件综述89C51单片机×1、地址锁存器、6264芯片×1、2764芯片×1、LED×1、段式数码管×1、电容、电阻若干。2.289C51单片机概述20·与MCS-51兼容·4K字节可编程闪烁存储器·全静态工作:0Hz-24MHz·三级程序存储器锁定·128×8位内部RAM·32可编程I/O线20·两个16位定时器/计数器·5个中断源·可编程串行通道·低功耗的闲置和掉电

4、模式·片内振荡器和时钟电路引脚功能:图1C51单片机示意图20VCC:供电电压。GND:接地。20P0口:P0口为一个8位漏级开路双向I/O口,每脚可吸收8TTL门电流。P1口:P1口是一个内部提供上拉电阻的8位双向I/O口,P1口缓冲器能接收输出4TTL门电流。P2口:P2口为一个内部上拉电阻的8位双向I/O口,P2口缓冲器可接收,输出4个TTL门电流。P3口:P3口管脚是8个带内部上拉电阻的双向I/O口,可接收输出4个TTL门电流。RST:复位输入。当振荡器复位器件时,要保持RST脚两个机器周期20的高电平

5、时间。ALE/PROG:当访问外部存储器时,地址锁存允许的输出电平用于锁存地址的地位字节。/PSEN:外部程序存储器的选通信号。/EA/VPP:当/EA保持低电平时,则在此期间为外部程序存储器(0000H-FFFFH),不管是否有内部程序存储器读取外部ROM数据。XTAL1:反向振荡放大器的输入及内部时钟工作电路的输入。XTAL2:来自反向振荡器的输出。2.36264芯片概述20Intel6264的特性及引脚信号:Intel6264的容量为8KB,是28引脚双列直插式芯片,采用CMOS工艺制造A12~A0(ad

6、dressinputs):地址线,可寻址8KB的存储空间。D7~D0(databus):数据线,双向,三态。OE(outputenable):读出允许信号,输入,低电平有效。WE(writeenable):写允许信号,输入,低电平有效。CE1(chipenable):片选信号1,输入,在读/写方式时为低电平。CE2(chipenable):片选信号2,输入,在读/写方式时为高电平。VCC:+5V工作电压。GND:信号地。202.42764芯片概述一种存储芯片,用作存储数据。A0到A12为13条地址信号输入线,说

7、明芯片容量为2的13次方,即8K。D0到D7为数据线,表示芯片的每个存储单元存放一个字节(8位二进制数)。对芯片读数时,作为输出线,对芯片编程时,作为输入线。CE为输入信号,低电平有效。(有称作片选信号)OE为输出允许信号,低电平有效PGM为编程脉冲输入端,当对芯片编程时,由此端加入编程脉冲信号;读取数据时PMG的值为1Vcc和Vpp都是接电源的,正常工作时是+5V202.574LS373地址锁存器概述引出端:D0~D7数据输入端、OE三态允许控制端(低电平有效)LE锁存允许端、Q0~Q7输出端774LS373

8、芯片:2020一、系统硬件设计3.1Proteus仿真接线图3.2分块硬件电路设计3.2.1控制按键K120K1闭合可以发出低电平信号。按键K1用于控制秒表的开始、停止与清零。3.2.2ROM扩展对ROM的扩展采用的是2764芯片,ROM扩展时引脚要接到CPU的引脚,芯片的CS引脚要接高电平。3.2.3SRAM扩展206264芯片为SRAM扩展芯片,CS引脚接高电平,CPU的和引脚依次

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。