硕士学位论文-基于fpga的数字相位计的研究与实现

硕士学位论文-基于fpga的数字相位计的研究与实现

ID:8237407

大小:2.29 MB

页数:75页

时间:2018-03-11

硕士学位论文-基于fpga的数字相位计的研究与实现_第1页
硕士学位论文-基于fpga的数字相位计的研究与实现_第2页
硕士学位论文-基于fpga的数字相位计的研究与实现_第3页
硕士学位论文-基于fpga的数字相位计的研究与实现_第4页
硕士学位论文-基于fpga的数字相位计的研究与实现_第5页
资源描述:

《硕士学位论文-基于fpga的数字相位计的研究与实现》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、安徽理工大学y776738硕士学位论文研究生姓名:张亚论文题目:基于易D矽的数字相位对的碍究与实统导师姓名:周孟然教授专业名称:电力电子与电力传动研究方向:彩獬技术及数字信号处理安徽理工大学研究生处安徽理工大学电气工程系2005年6月基TFPGA的数字相位计的研究与实现摘要本文结合工程需要详细论述了一种数字相位计的实现方法,该方法是基于FF(;A(现场可编程门阵列)芯片运用FFT(快速傅立叶变换)算法完成的。本文首先从相位测量的原理出发,分析了传统相位计的缺点,给出了—种高可靠性的相位检测实用算法,其算法核心是对采集信号进行FFr变换,通过

2、蜘普分析,实现对参考信号和测量信号初相位的检测,并同时阐述了FPGA在实现数字相位计核心FFT算法中的优势。在基于FPGA的FFrr算法实现中,本文深入的研究了FFT算法的特点,细致分析了算法实现的硬件结构特征,并对算法的硬件结构进行了进一步的优化。在优化的硬件结构中,利用多个乘法器并行运算的方式加快了蝶形运算单元的运算速度;内置双端口RAM、旋转因子ROM使数据存储的速度得到提高;采用了流水线的工作方式使数据的存储、运算在时间上达到匹配。整个设计采用VHDL(超高速硬件描述语言)语言作为系统内部硬件结构的描述手段,在Altera的Quar

3、tusII软件支持下完成,并给出了仿真结果。仿真结果表明,基于FPGA实现的FFrr算法无论在速度和精度上都满足了相位测量的需要,其运算64点数据仅需27.5us,最大误差在1%之内。由此可见,FPGA作为一种新兴的芯片,其运算速度快,可重构功能强,开发周期短,未来必将在现代电子系统设计中占有重要地位。关键词;数字相位计、FPGA、FFT、VttDL基于FPGA的数字相位计的研究与实现AbstractAccordingtothespecialrequirementsinthepracticalproject,awayofdigitalpha

4、sedetectorisstudiedinthis吐lesiS.whichisbasedonFPGAandFFTalgorithm.Thethesisthatbeginswiththeoryofphasedetectionandanalysestheshortcomingsoftraditionalphasedetectordemonstratesahighlyreliablephasedetectionalgofithm.Fmthermore,byusingFFTandanalyzingthespectrum,weimplementthe

5、phase-detctingofreferencesignalandmeasurementsignal.Meanwhile,therite.sisexpoundstheadvantagesofFPGAinrealizationofFFTalgorithm./nthecourseofH叮realizationbasedonFPGA.thethesisprofoundlystudiesthecharacter0fFFTalgorithmanddetailedlyanalysesthehardwaresmlcturalw,titsofalgori

6、thmimplementation.Inthemeantime,itdeeplyoptiinizesthehardwarestructure.IntheoptimizedhRrdwares'血alcmre,manymultipliersparallelcomputationisadoptedtoacceleratethecomputingspeedofbutterfly.Inadditiort,dual-RAMandtwiddling-factorROMarebuiltinsidethesystemtoenhalnoethespeedofd

7、ma廿趣lsformation,Meanwhilethepipelinepatternisusedtocoincidethedatacomputationwiththedataaccess.Inthedesi舒,VI-ISICHardwareDescriptionLanguage(VHDL)iSusedtodescribethecircuitWiflathehelpoftheQuartusIIsoftwareof№thedesignoffersthesimulationresult.Thesimulatioaresultsshowsthat

8、FFTphase-detectingalgorithmbasedonFPGAmeetstheneedsofphasedetectionregardlessofspeedandpr

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。