数字电子课程设计报告-数字电子钟系统设计

数字电子课程设计报告-数字电子钟系统设计

ID:6809624

大小:1.47 MB

页数:14页

时间:2018-01-26

数字电子课程设计报告-数字电子钟系统设计_第1页
数字电子课程设计报告-数字电子钟系统设计_第2页
数字电子课程设计报告-数字电子钟系统设计_第3页
数字电子课程设计报告-数字电子钟系统设计_第4页
数字电子课程设计报告-数字电子钟系统设计_第5页
资源描述:

《数字电子课程设计报告-数字电子钟系统设计》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、数字电子课程设计报告数字电子钟系统设计姓名:学号:专业班级:指导老师: 所在学院:电气学院2011年6月25日14目录第一章.设计的任务与要求…………………………………………………………………3第二章.方案论证与选择…………………………………………………………4第三章.单元电路的设计和元器件的选择…………………………………………………83.1六进制电路的设计……………………………………………………………83.2十进制计数电路的设计………………………………………………………83.3六十进制计数电路的设计…………

2、…………………………………………93.4双六十进制计数电路的设计…………………………………………………93.5时间计数电路的设计…………………………………………………………103.6校正电路的设计………………………………………………………………113.7时钟电路的设计…………………………………………………………113.8整点报时电路的设计…………………………………………………………123.9主要元器件的选择…………………………………………………………12第四章.经验体会……………………………………………………

3、………14参考文献……………………………………………………………………………1414第一章设计的任务与要求数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。因此,我们此次设计数字钟就是为了了解数字钟的原理,从而学会制作数字钟。而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法。且由于数字钟包括组合逻辑电路和

4、时叙电路。通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用方法。1.1设计指标1.时间以12小时为一个周期;2.显示时、分、秒;3.具有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间;4.计时过程具有报时功能,当时间到达整点前10秒进行蜂鸣报时;5.为了保证计时的稳定及准确须由晶体振荡器提供表针时间基准信号。1.2设计要求1.画出电路原理图(或仿真电路图);2.元器件及参数选择;3.编写设计报告写出设计的全过程,附上有关资料和图纸,有心得体会。14第二章方案论证与选择2.1数字钟的

5、系统方案数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路。由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路,同时标准的1HZ时间信号必须做到准确稳定。通常使用石英晶体振荡器电路构成数字钟。2.2晶体振荡器电路晶体振荡器电路给数字钟提供一个频率稳定准确的32768HZ的方波信号,可保证数字钟的走时准确及稳定。不管是指针式的电子钟还是数字显示的电子钟都使用了晶体振荡器电路。一般输出为方波的数字式晶体振荡器电路通常有两类,一类是用TTL门电路构成;另一类是通过CMOS非门构

6、成的电路,本次设计采用了后一种。如图(1)所示,由CMOS非门U1与晶体、电容和电阻构成晶体振荡器电路,U2实现整形功能,将振荡器输出的近似于正弦波的波形转换为较理想的方波。输出反馈电阻R1为非门提供偏置,使电路工作于放大区域,即非门的功能近似于一个高增益的反相放大器。电容C1、C2与晶体构成一个谐振型网络,完成对振荡频率的控制功能,同时提供了一个180度相移,从而和非门构成一个正反馈网络,实现了振荡器的功能。由于晶体具有较高的频率稳定性及准确性,从而保证了输出频率的稳定和准确。图1CMOS晶体振荡器2.3时

7、间计数电路一般采用十进制计数器如74HC290、74HC39014等来实现时间计数单元的计数功能。本次设计中选择74HC390。由其内部逻辑框图(如图2)可知,其为双2-5-10异步计数器,并每一计数器均有一个异步清零端(高电平有效)。图274HC390内部功能图秒个位计数单元为十进制计数器,无需进制转换,只需将QA与CPB(下降沿有效)相连即可。CPA(下降没效)与1HZ秒输入信号相连,Q3可作为向上的进位信号与十位计数单元的CPA相连。秒十位计数单元为六进制计数器,需要进制转换。将十进制计数器转换为六进制

8、计数器的电路连接方法如图3所示,其中Q2可作为向上的进位信号与分个位的计数单元的CPA相连。图3十进制-六进制转换电路分个位和分十位计数单元电路结构分别与秒个位和秒十位计数单元完全相同,只不过分个位计数单元的Q3作为向上的进位信号应与分十位计数单元的CPA相连,分十位计数单元的Q2作为向上的进位信号应与时个位计数单元的CPA相连。时个位计数单元电路结构仍与秒或个位计数单元相同,但是要求,整个时计数单

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。