课程设计(论文)-基于at89c51单片机的八路抢答器报告

ID:6801748

大小:1.29 MB

页数:31页

时间:2018-01-26

课程设计(论文)-基于at89c51单片机的八路抢答器报告_第1页
课程设计(论文)-基于at89c51单片机的八路抢答器报告_第2页
课程设计(论文)-基于at89c51单片机的八路抢答器报告_第3页
课程设计(论文)-基于at89c51单片机的八路抢答器报告_第4页
课程设计(论文)-基于at89c51单片机的八路抢答器报告_第5页
资源描述:

《课程设计(论文)-基于at89c51单片机的八路抢答器报告》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、单片机课程设计论文单片机课程设计论文题目基于单片机的简易抢答器设计学院通信与电子工程学院专业班级电子084班学生姓名指导教师2011年12月10日27单片机课程设计论文摘要数字抢答器的设计与制作可以通过两种方法来实现,一种是可以采用数字电路的方法实现,但是其电路结构复杂,大概需要十几片数字集成块,其功能也主要依赖于数字电路的各功能模块的组合来实现,而且有成本较高的缺点;相对而言,若使用单片机来设计制作,其功能的实现主要途径是软件编程,由此大大降低了电路的复杂性和成本。所以本次的数字抢答器设计我采用单片机来实现。本设计方案以AT89C51

2、单片机为控制核心,采用模块化的设计方案,可以实现8位数字抢答器的各项基本功能,例如定时抢答、显示抢答选手号码,主持人控制等等。关键词:AT89C51;单片机;8位;数字抢答器27单片机课程设计论文目录摘要I第1章绪论11.1AT89C51单片机简介11.28位抢答器设计要求3第2章硬件电路设计42.1硬件电路的总体框图42.2电路器件的选择42.3硬件电路设计图42.4工作原理6第3章系统软件设计及仿真93.1程序设计93.2系统设置流程图103.3程序代码(见附录)113.410秒计时(无人抢答)113.510秒计时(有人抢答)113

3、.6违规时电路图12结论13参考文献14附录15主程序15查询程序16非法抢答处理程序17抢答时间R1调整程序17抢答时间R2调整程序18倒计时程序19整场抢答处理程序21犯规抢答程序23显示程序24延时程序25读抢答按键数据口程序25发声程序2627单片机课程设计论文T0口溢出中断(响铃程序)26T1口溢出中断(计时程序)2627单片机课程设计论文第1章绪论1.1AT89C51单片机简介AT89C51是一种带4K字节闪烁可编程可擦除只读存储器的低电压,高性能CMOS8位微处理器,俗称单片机。89C2051是一种带2K字节闪烁可编程可擦

4、除只读存储器的单片机。单片机的可擦除只读存储器可以反复擦除100次。该器件采用ATMEL高密度非易失存储器制造技术制造,与工业标准的MCS-51指令集和输出管脚相兼容。其管脚图如下图1-1图1-1AT89C51管脚图管脚说明如下:VCC:供电电压。GND:接地。P0口:P0口为一个8位漏级开路双向I/O口,每脚可吸收8TTL门电流。当P1口的管脚第一次写1时,被定义为高阻输入。P0能够用于外部程序数据存储器,它可以被定义为数据/地址的第八位。在FIASH编程时,P0口作为原码输入口,当FIASH进行校验时,P0输出原码,此时P0外部必须

5、被拉高。P1口:P1口是一个内部提供上拉电阻的8位双向I/O口,P1口缓冲器能接收输出4TTL门电流。P1口管脚写入1后,被内部上拉为高,可用作输入,P1口被外部下拉为低电平时,将输出电流,这是由于内部上拉的缘故。在FLASH编程和校验时,P1口作为第八位地址接收。27单片机课程设计论文P2口:P2口为一个内部上拉电阻的8位双向I/O口,P2口缓冲器可接收,输出4个TTL门电流,当P2口被写“1”时,其管脚被内部上拉电阻拉高,且作为输入。并因此作为输入时,P2口的管脚被外部拉低,将输出电流。这是由于内部上拉的缘故。P2口当用于外部程序存

6、储器或16位地址外部数据存储器进行存取时,P2口输出地址的高八位。在给出地址“1”时,它利用内部上拉优势,当对外部八位地址数据存储器进行读写时,P2口输出其特殊功能寄存器的内容。P2口在FLASH编程和校验时接收高八位地址信号和控制信号。P3口:P3口管脚是8个带内部上拉电阻的双向I/O口,可接收输出4个TTL门电流。当P3口写入“1”后,它们被内部上拉为高电平,并用作输入。作为输入,由于外部下拉为低电平,P3口将输出电流(ILL)这是由于上拉的缘故。P3口也可作为AT89C51的一些特殊功能口。口管脚备选功能P3.0RXD(串行输入口

7、)P3.1TXD(串行输出口)P3.2/INT0(外部中断0)P3.3/INT1(外部中断1)P3.4T0(记时器0外部输入)P3.5T1(记时器1外部输入)P3.6/WR(外部数据存储器写选通)P3.7/RD(外部数据存储器读选通)P3口同时为闪烁编程和编程校验接收一些控制信号。RST:复位输入。当振荡器复位器件时,要保持RST脚两个机器周期的高电平时间。ALE/PROG:当访问外部存储器时,地址锁存允许的输出电平用于锁存地址的地位字节。在FLASH编程期间,此引脚用于输入编程脉冲。在平时,ALE端以不变的频率周期输出正脉冲信号,此频

8、率为振荡器频率的1/6。因此它可用作对外部输出的脉冲或用于定时目的。然而要注意的是:每当用作外部数据存储器时,将跳过一个ALE脉冲。如想禁止ALE的输出可在SFR8EH地址上置0。此时,ALE只有在执行MO

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
正文描述:

《课程设计(论文)-基于at89c51单片机的八路抢答器报告》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、单片机课程设计论文单片机课程设计论文题目基于单片机的简易抢答器设计学院通信与电子工程学院专业班级电子084班学生姓名指导教师2011年12月10日27单片机课程设计论文摘要数字抢答器的设计与制作可以通过两种方法来实现,一种是可以采用数字电路的方法实现,但是其电路结构复杂,大概需要十几片数字集成块,其功能也主要依赖于数字电路的各功能模块的组合来实现,而且有成本较高的缺点;相对而言,若使用单片机来设计制作,其功能的实现主要途径是软件编程,由此大大降低了电路的复杂性和成本。所以本次的数字抢答器设计我采用单片机来实现。本设计方案以AT89C51

2、单片机为控制核心,采用模块化的设计方案,可以实现8位数字抢答器的各项基本功能,例如定时抢答、显示抢答选手号码,主持人控制等等。关键词:AT89C51;单片机;8位;数字抢答器27单片机课程设计论文目录摘要I第1章绪论11.1AT89C51单片机简介11.28位抢答器设计要求3第2章硬件电路设计42.1硬件电路的总体框图42.2电路器件的选择42.3硬件电路设计图42.4工作原理6第3章系统软件设计及仿真93.1程序设计93.2系统设置流程图103.3程序代码(见附录)113.410秒计时(无人抢答)113.510秒计时(有人抢答)113

3、.6违规时电路图12结论13参考文献14附录15主程序15查询程序16非法抢答处理程序17抢答时间R1调整程序17抢答时间R2调整程序18倒计时程序19整场抢答处理程序21犯规抢答程序23显示程序24延时程序25读抢答按键数据口程序25发声程序2627单片机课程设计论文T0口溢出中断(响铃程序)26T1口溢出中断(计时程序)2627单片机课程设计论文第1章绪论1.1AT89C51单片机简介AT89C51是一种带4K字节闪烁可编程可擦除只读存储器的低电压,高性能CMOS8位微处理器,俗称单片机。89C2051是一种带2K字节闪烁可编程可擦

4、除只读存储器的单片机。单片机的可擦除只读存储器可以反复擦除100次。该器件采用ATMEL高密度非易失存储器制造技术制造,与工业标准的MCS-51指令集和输出管脚相兼容。其管脚图如下图1-1图1-1AT89C51管脚图管脚说明如下:VCC:供电电压。GND:接地。P0口:P0口为一个8位漏级开路双向I/O口,每脚可吸收8TTL门电流。当P1口的管脚第一次写1时,被定义为高阻输入。P0能够用于外部程序数据存储器,它可以被定义为数据/地址的第八位。在FIASH编程时,P0口作为原码输入口,当FIASH进行校验时,P0输出原码,此时P0外部必须

5、被拉高。P1口:P1口是一个内部提供上拉电阻的8位双向I/O口,P1口缓冲器能接收输出4TTL门电流。P1口管脚写入1后,被内部上拉为高,可用作输入,P1口被外部下拉为低电平时,将输出电流,这是由于内部上拉的缘故。在FLASH编程和校验时,P1口作为第八位地址接收。27单片机课程设计论文P2口:P2口为一个内部上拉电阻的8位双向I/O口,P2口缓冲器可接收,输出4个TTL门电流,当P2口被写“1”时,其管脚被内部上拉电阻拉高,且作为输入。并因此作为输入时,P2口的管脚被外部拉低,将输出电流。这是由于内部上拉的缘故。P2口当用于外部程序存

6、储器或16位地址外部数据存储器进行存取时,P2口输出地址的高八位。在给出地址“1”时,它利用内部上拉优势,当对外部八位地址数据存储器进行读写时,P2口输出其特殊功能寄存器的内容。P2口在FLASH编程和校验时接收高八位地址信号和控制信号。P3口:P3口管脚是8个带内部上拉电阻的双向I/O口,可接收输出4个TTL门电流。当P3口写入“1”后,它们被内部上拉为高电平,并用作输入。作为输入,由于外部下拉为低电平,P3口将输出电流(ILL)这是由于上拉的缘故。P3口也可作为AT89C51的一些特殊功能口。口管脚备选功能P3.0RXD(串行输入口

7、)P3.1TXD(串行输出口)P3.2/INT0(外部中断0)P3.3/INT1(外部中断1)P3.4T0(记时器0外部输入)P3.5T1(记时器1外部输入)P3.6/WR(外部数据存储器写选通)P3.7/RD(外部数据存储器读选通)P3口同时为闪烁编程和编程校验接收一些控制信号。RST:复位输入。当振荡器复位器件时,要保持RST脚两个机器周期的高电平时间。ALE/PROG:当访问外部存储器时,地址锁存允许的输出电平用于锁存地址的地位字节。在FLASH编程期间,此引脚用于输入编程脉冲。在平时,ALE端以不变的频率周期输出正脉冲信号,此频

8、率为振荡器频率的1/6。因此它可用作对外部输出的脉冲或用于定时目的。然而要注意的是:每当用作外部数据存储器时,将跳过一个ALE脉冲。如想禁止ALE的输出可在SFR8EH地址上置0。此时,ALE只有在执行MO

显示全部收起
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。
关闭