基于vhdl状态机设计的智能交通控灯

基于vhdl状态机设计的智能交通控灯

ID:6696439

大小:338.00 KB

页数:12页

时间:2018-01-22

基于vhdl状态机设计的智能交通控灯_第1页
基于vhdl状态机设计的智能交通控灯_第2页
基于vhdl状态机设计的智能交通控灯_第3页
基于vhdl状态机设计的智能交通控灯_第4页
基于vhdl状态机设计的智能交通控灯_第5页
资源描述:

《基于vhdl状态机设计的智能交通控灯》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、毕业论文(设计)论文(设计)题目:基于VHDL状态机设计的智能交通控灯所属系别信息工程系专业班级电子信息工程技术姓  名学  号指导教师撰写日期2010年4月摘要实现路口交通灯系统控制的方法很多,可以用标准逻辑器件、可编程序控制器PLC、单片机等方案来实现。但是这些控制方法的功能修改及调试都需要硬件电路的支持,在一定程度上增加了设计难度。采用EDA技术,应用VHDL硬件电路描述语言实现交通灯系统控制器的设计,电子设计自动化(EDA)的关键技术之一。它采用一种自上而下(top—down)的设计方法,即从系统总体要求出发,自上至下地逐步将设计内容细化,如划分为若干子模块,最

2、后完成系统硬件的整体设计.它支持设计库和可重复使用的元件生成,支持阶层设计,提供模块设计的刨建,VHDL设计技术对可编程专用集成电路(ASIC)的发展起着极为重要的作用。利用MAX+PLUSⅡ集成开发环境进行综合、仿真,并下载到CPLD可编程逻辑器件中,完成系统的控制作用。该灯控制逻辑可实现3种颜色灯的交替点亮、时间的倒计时,指挥车辆和行人安全通行。关键词:智能交通灯,VHDL,状态机,CPLDAbstractAlotofdevices,suchasstandardlogicdevice,PLC(ProgrammableLogicController),singlech

3、ipmicrocomputeretccanbeusedinthedesignoftrafficlightsystem.However,debuggingandadjustingthecircuitsbasedonthesedevicesrequirehardwaresupports.Insomesenseitcomplicatesthedesignprocedure.Inthisarticle,VHDLisappliedindesigningthesystemandthelogicfunctionsareachievedbyCPLD.Electronicdesignau

4、tomation(EDA)oneofthekeytechnologies.Itusesonekindoftop-down(top-down)designmethod,startingfromthegeneralrequirementsofthesystem,sincethecontentwillbedesignedtograduallyrefineShimoji,asdividedintoseveralsub-modules,andfinallytocompletetheoveralldesignofthesystemhardwareItsupportsdesignli

5、brariesandreusablecomponentsthatgenerate,supportgroupsdesignedtoprovidemodulardesignoftheplanebuilt,VHDLdesignoftheprogrammableapplicationspecificintegratedcircuit(ASIC)developmentplaysaveryimportantrole.ThecodeissynthesizedsimulatedandthendownloadedintotheCPLDbyMAX+PLUSⅡ.Thecontrollogic

6、ofthesystemcanchangethecoloroftrafficlightsalternatelyandhasthefunctionofcountdown,thusitcancommandvehiclesandpeopleontheroad.KeyWords:intelligenttrafficlight,VHDL,statemachine,CPLD目录1引言12设计方案12.1状态机简介12.2主体设计23总体设计结构框图24仿真结果44.1状态机仿真44.2计数器仿真55总结5参考文献:6致谢71引言可编程器件的广泛应用,为数字系统的设计带来了极大的灵活性

7、。由于可编程器件可以通过软件编程对硬件的结构和工作方式进行重构,使得硬件的设计可以如同软件设计那样快捷方便。由于高速发展的FPGA/CPLD兼有串、并行工作方式和高速、高可靠性的特点[1],在电子系统设计中得到了广泛应用。通常使用硬件描述语言(HardwareDescriptionLanguage,HDL)进行数字电子系统设计。目前应用广泛的硬件描述语言有:VHDL语言,VerilogHDL语言,AHDL语言。VHDL语言由于具有强大的行为描述能力和丰富的仿真语句从而成为系统设计领域最佳的硬件描述语言。2设计方案2.1状态机简介关于状态机

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。