74hc595中文资料68180

74hc595中文资料68180

ID:6578902

大小:58.00 KB

页数:5页

时间:2018-01-18

74hc595中文资料68180_第1页
74hc595中文资料68180_第2页
74hc595中文资料68180_第3页
74hc595中文资料68180_第4页
74hc595中文资料68180_第5页
资源描述:

《74hc595中文资料68180》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、登陆http://www.panelway.com成功参加活动,即可获得千元现金8位串行输入/输出或者并行输出移位寄存器,具有高阻关断状态。三态。特点8位串行输入8位串行或并行输出存储状态寄存器,三种状态输出寄存器可以直接清除100MHz的移位频率输出能力并行输出,总线驱动串行输出;标准中等规模集成电路应用串行到并行的数据转换Remotecontrolholdingregister.描述595是告诉的硅结构的CMOS器件,兼容低电压TTL电路,遵守JEDEC标准。595是具有8位移位寄存器和一个存储器,三态输出功能。移位寄存器和存储器是分别的时钟

2、。数据在SCHcp的上升沿输入,在STcp的上升沿进入的存储寄存器中去。如果两个时钟连在一起,则移位寄存器总是比存储寄存器早一个脉冲。登陆http://www.panelway.com成功参加活动,即可获得千元现金登陆http://www.panelway.com成功参加活动,即可获得千元现金移位寄存器有一个串行移位输入(Ds),和一个串行输出(Q7’),和一个异步的低电平复位,存储寄存器有一个并行8位的,具备三态的总线输出,当使能OE时(为低电平),存储寄存器的数据输出到总线。 参考数据登陆http://www.panelway.com成功参加

3、活动,即可获得千元现金登陆http://www.panelway.com成功参加活动,即可获得千元现金符号参数条件TYP单位HCHCttPHL/tPLH传输延时SHcp到Q7’STcp到QnMR到Q7’ CL=15pFVcc=5V 161714212019NsNsNs fmaxSTcp到SHcp最大时钟速度 10057MHzCL输入电容Notes13.53.5pFCPDPowerdissipationcapacitanceperpackage.Notes2115130pFCPD决定动态的能耗,PD=CPD×VCC×f1+∑(CL×VCC2×f0)

4、F1=输入频率,CL=输出电容f0=输出频率(MHz)Vcc=电源电压 登陆http://www.panelway.com成功参加活动,即可获得千元现金登陆http://www.panelway.com成功参加活动,即可获得千元现金引脚说明符号引脚描述Q0…Q715,1,7并行数据输出GND8地Q7’9串行数据输出MR10主复位(低电平)SHCP11移位寄存器时钟输入STCP12存储寄存器时钟输入OE13输出有效(低电平)DS14串行数据输入VCC16电源 功能表输入输出功能SHCPSTCPOEMRDSQ7’Qn××L↓×LNCMR为低电平时紧紧

5、影响移位寄存器×↑LL×LL空移位寄存器到输出寄存器登陆http://www.panelway.com成功参加活动,即可获得千元现金登陆http://www.panelway.com成功参加活动,即可获得千元现金××HL×LZ清空移位寄存器,并行输出为高阻状态↑×LHHQ6’NC逻辑高电平移入移位寄存器状态0,包含所有的移位寄存器状态移入,例如,以前的状态6(内部Q6”)出现在串行输出位。×↑LH×NCQn’移位寄存器的内容到达保持寄存器并从并口输出↑↑LH×Q6’Qn’移位寄存器内容移入,先前的移位寄存器的内容到达保持寄存器并输出。 H=高电平

6、状态L=低电平状态↑=上升沿↓=下降沿Z=高阻NC=无变化×=无效当MR为高电平,OE为低电平时,数据在SHCP上升沿进入移位寄存器,在STCP上升沿输出到并行端口。登陆http://www.panelway.com成功参加活动,即可获得千元现金

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。