欢迎来到天天文库
浏览记录
ID:65286438
大小:821.00 KB
页数:45页
时间:2024-08-29
《第七章 常用时序逻辑功能器件》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库。
第七章常用时序逻辑功能器件 引言计数器:统计时钟脉冲的个数寄存器:存储或传输二进制数据或信息7.1计数器计数脉冲触发方式同步计数器异步计数器计数制方式二进制计数器非二进制计数器计数过程中数值的增减分类加法计数器减法计数器可逆计数器 7.1.1二进制计数器1.二进制异步计数器1)二进制异步加计数器Q2D2Q1D1Q0D0Q2Q1Q0CP计数脉冲三位二进制异步加法计数器时序图0001000011010100000000111111tpd2tpd3tpdTCP>ntpd 2)二进制异步减计数器缺点:速度慢优点:电路简单、可靠异步计数器 2.二进制同步计数器触发器同时翻转,没有延迟时间的积累。 2.二进制同步计数器同步4位二进制加法计数器状态转移方程:功能表状态图输出方程:Z=Q0Q1Q2Q3 2.二进制同步计数器同步二进制加法计数器同步二进制减法计数器同步二进制可逆计数器7.1.2非二进制计数器同步十进制计数器 7.1.2非二进制计数器同步十进制计数器激励方程:J0=K0=1,,K1=Q0n,J2=K2=Q1nQ0n,J3=Q2nQ1nQ0n,K3=Q0n状态转移方程:状态转移表 同步十进制计数器 6个状态1010-1111:禁用状态;偏离状态。偏离状态转移表:状态转移图:时序图有自启动能力J0=K0=1,,K1=Q0n,J2=K2=Q1nQ0n,J3=Q2nQ1nQ0n,K3=Q0n 作业:6。2。87。1。47。1。6 7.1.3集成计数器要求:.掌握主要集成计数器的功能和使用.掌握用集成计数器实现任意进制计数器的方法.更加熟练使用时序逻辑电路的分析工具:状态表和状态转换图 1.74161:4位二进制同步加计数器1.CP:脉冲输入端(上升沿触发)2.QD、QC、QB、QA:计数输出3.RD:异步复位端(低电平有效)4.LD:同步置数端(低电平有效)5.DCBA:预置数输入端5.EP、ET:计数使能端(高电平有效)6.RCO:进位输出端(高电平有效)74161逻辑图由4个JK触发器构成 输入输出CPRDLDEPETDCBAQDQCQBQA*0*******0000↑10**DCBADCBA*110*****保持(RCO不变))*11*0****保持(RCO=0)↑1111****十六进制加计数74LS161功能表 1.RD:异步清零(高电平有效)2.LD:异步置位(低电平有效)3.CPU:加计数脉冲(上升沿触发)4.CPD:减计数脉冲(上升沿触发)5.CO:加法计数进位(高电平有效)6.BO:减法计数器借位(高电平有效)2.74193:双时钟4位二进制可逆计数器 异步复位异步预置 3.74290:二-五-十进制计数器异步异步 二进制计数器五进制计数器EWB仿真 用74290构成十进制计数器cpEWB仿真 CP脉冲引入方式型号计数模式清零模式预置数方式同步741614位二进制加法异步(低电平)同步(低电平)74191单时钟4位二进制可逆无异步74193双时钟4位二进制可逆异步(高电平)异步74160十进制加法异步(低电平)同步74190单时钟10进制可逆无异步异步74293双时钟4位二进制加法异步无74290二-五-十进制加法异步异步常用集成计数器功能列表 是否具有具有自启动能力?能够自启动! b.反馈置数法(置数法) 具有自启动能力!! 是否具有自启动能力? 2)M
此文档下载收益归作者所有
举报原因
联系方式
详细说明
内容无法转码请点击此处