毕业设计(论文)-基于at89c51单片机的电子时钟设计

毕业设计(论文)-基于at89c51单片机的电子时钟设计

ID:6363112

大小:1.11 MB

页数:31页

时间:2018-01-11

毕业设计(论文)-基于at89c51单片机的电子时钟设计_第1页
毕业设计(论文)-基于at89c51单片机的电子时钟设计_第2页
毕业设计(论文)-基于at89c51单片机的电子时钟设计_第3页
毕业设计(论文)-基于at89c51单片机的电子时钟设计_第4页
毕业设计(论文)-基于at89c51单片机的电子时钟设计_第5页
资源描述:

《毕业设计(论文)-基于at89c51单片机的电子时钟设计》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、成都电子机械高等专科学校毕业生论文基于AT89C51的电子时钟毕业设计(论文)题  目:基于AT89C51的电子时钟专  业:  应用电子技术  班  级:学  号:08号姓  名:指导老师:成都电子机械高等专科学校二〇一一年六月30成都电子机械高等专科学校毕业生论文基于AT89C51的电子时钟论文摘要为了进一步了解51单片机的定时器,在此对AT89C51单片机在时钟计数上进行了研究;整个系统以AT89C51作为控制核心,用8155进行I/O口的扩展,用按键进行时间设置,用LCD对时间进行实时显示;对系统时间的设置是采用外中断INTO,并且用的

2、是电平触发方式,闭合刀开关进入中断后,按动按键可以设置时间,设置结果在LCD上显示,设置完成,断开刀开关,系统又进行时间显示。系统可以设置两个闹钟参考值,将时间与闹钟时间进行比较,确定LED是否闪烁。关键词:AT89C51;8155;LCD;汇编;30成都电子机械高等专科学校毕业生论文基于AT89C51的电子时钟目录第一章绪论41.1本设计的要求:41.2关于AT89C51单片机41.2.1主要技术指标和特性41.2.2外部引脚51.3关于ADC0809转换器61.3.1主要技术指标和特性61.3.2内部结构和外部引脚61.3.3工作时序与使用

3、说明81.4关于8155I/O口扩展芯片91.5关于Pt100概述10第二章系统设计122.1系统硬件设计122.1.1设计思路122.1.2具体设计电路图122.2系统软件设计142.2.1设计思路142.2.2主程序和中断子程序流程图152.2.3标度转换子程序172.2.4加热等级判断192.2.5具体程序192.3仿真结果272.4总结30参考文献3030成都电子机械高等专科学校毕业生论文基于AT89C51的电子时钟第一章绪论1.1本设计的要求:(1)电子钟功能,显示和设置时,分,秒(2)可以设置2个闹钟点,到点时,相应发光二极管闪烁1

4、0秒停止(3)所有键盘,显示都使用8155接口芯片1.2关于AT89C51单片机AT89C51是一种带4K字节闪存可编程可擦除只读存储器(FPEROM—FlashProgrammableandErasableReadOnlyMemory)的低电压、高性能CMOS8位微处理器,俗称单片机。AT89C2051是一种带2K字节闪存可编程可擦除只读存储器的单片机。单片机的可擦除只读存储器可以反复擦除1000次。该器件采用ATMEL高密度非易失存储器制造技术制造,与工业标准的MCS-51指令集和输出管脚相兼容。由于将多功能8位CPU和闪烁存储器组合在单个

5、芯片中,ATMEL的AT89C51是一种高效微控制器,AT89C2051是它的一种精简版本。AT89C单片机为很多嵌入式控制系统提供了一种灵活性高且价廉的方案。1.2.1主要技术指标和特性u与MCS-51兼容u4K字节可编程闪烁存储器u寿命:1000写/擦循环u数据保留时间:10年u全静态工作:0Hz-24MHzu三级程序存储器锁定u128×8位内部RAMu32可编程I/O线u两个16位定时器/计数器u5个中断源u可编程串行通道u低功耗的闲置和掉电模式30成都电子机械高等专科学校毕业生论文基于AT89C51的电子时钟u片内振荡器和时钟电路1.2

6、.2外部引脚  VCC:供电电压。  GND:接地。  P0口:P0口为一个8位漏级开路双向I/O口,每脚可吸收8TTL门电流。当P0口的管脚第一次写1时,被定义为高阻输入。P0能够用于外部程序数据存储器,它可以被定义为数据/地址的第八位。在FIASH编程时,P0口作为原码输入口,当FIASH进行校验时,P0输出原码,此时P0外部必须被拉高。  P1口:P1口是一个内部提供上拉电阻的8位双向I/O口,P1口缓冲器能接收输出4TTL门电流。P1口管脚写入1后,被内部上拉为高,可用作输入,P1口被外部下拉为低电平时,将输出电流,这是由于内部上拉的缘

7、故。在FLASH编程和校验时,P1口作为第八位地址接收。  P2口:P2口为一个内部上拉电阻的8位双向I/O口,P2口缓冲器可接收,输出4个TTL门电流,当P2口被写“1”时,其管脚被内部上拉电阻拉高,且作为输入。并因此作为输入时,P2口的管脚被外部拉低,将输出电流。这是由于内部上拉的缘故。P2口当用于外部程序存储器或16位地址外部数据存储器进行存取时,P2口输出地址的高八位。在给出地址“1”时,它利用内部上拉优势,当对外部八位地址数据存储器进行读写时,P2口输出其特殊功能寄存器的内容。P2口在FLASH编程和校验时接收高八位地址信号和控制信号

8、。P3口:P3口管脚是8个带内部上拉电阻的双向I/O口,可接收输出4个TTL门电流。当P3口写入“1”后,它们被内部上拉为高电平,并用作输入。作为输入

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。