欢迎来到天天文库
浏览记录
ID:63035589
大小:64.26 KB
页数:25页
时间:2021-08-05
《微机原理考点孙力娟.docx》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、第一章:计算机概述及基础知识1.微型机硬件结构:运算器,存储器,输入/输出设备,控制器。或:存储器,cpui/o接口。2.总线:总线是CPg存储器、I/O接口交换信息的公共通道.3.按总线上信息传输的物理意义,总线分为:地址总线:传输CPU©问存储器,访问I/O端口的地址信号。数据总线:传输CPUI?/写内存,读写I/O端口时的数据。控制总线:CPU发出的控制命令,或外部向CPU提出的请求。4.RAM随机存储器,习惯上称为“内存”ROM:只读存储器。存放“基本输入/输出系统程序”(简称BIOS)。BIOS是计算机最底层的系统管理程序,操作系统和
2、用户程序均可调用。5.1/0接口:是CPUffl外部设备交换信息的“中转站”6.1字节即为8位二进制数,2字节即为1个“字”,4字节即为1个“双字”。7.微处理器的性能指标最主要的是字长与主频。字长为CPU^同时处理的数据位数,也称数据宽度。主频和CPUS算速度密切相关,主频越高,速度越快。第二章:8086微处理器1.通用寄存器:名称累加器32位名称IAHALBHBXBL■EAXIP、SP、BP、SI、DI:为寻址存贮单元提供偏移地址。其中:IP(InstrEBXOnPointer)指令指针SP(StaECXointer)——堆栈指针BP(Ba
3、sePointer)——基址指针EDXSI(SourceIndex)源变址寄存器ESPDI(DestinationIndex)目的变址寄存器EBP1.指令指针和标志寄存器EDIEIPIP3.段寄待翳CS4.32位微处理器工作模式DSFLAGS指令指针代码①单削模式(实模式)珀展虚拟地址模式(保护模式)附力口③虚拟8086模式;堆栈5.8086微处理器有3个存储地址空间:物理空间、虚拟空间、线性空间6.8086模式的特点:①可以执行8086的应用程序即段寄存器内容左移4位加上偏移地②段寄存器的用法和实地址模式时一样,址为线性地址③存储器寻址空间为
4、1MB7.若干个时钟周期可组成1个总线周期。总线周期:cpuM存储器或输入率&出端口存取1个字节所需要的时间。总线周期至少由4个时钟周期组成,即四个总线状态。CPU每条指令的执行都由取指令、译码、执行,CPU卖取并执行一条指令所花费的时间称谓指令周期,指令周期一般由若干个处理器周期组成。第三章存储器1.按存储介质分半导体存储器:用半导体器件组成的存储器。磁表面存储器:用磁性材料做成的存储器。2.按存储方式分随机存储器:任何存储单元的内容都能被随机存取,且存取时间和存储单元的物理位置无关。顺序存储器:只能按某种顺序来存取,存取时间和存储单元的物理
5、位置有关。3.按存储器的读写功能分只读存储器(ROM)存储的内容是固定不变的,只能读出而不能写入的半导体存储器。随机读写存储器(RAM):既能读出又能写入的半导体存储器。4.按信息的可保存性分非永久记忆的存储器:断电后信息即消失的存储器。永久记忆性存储器:断电后仍能保存信息的存储器1.按在计算机系统中的作用分根据存储器在计算机系统中所起的作用,可分为控制存储器等。主存储器、辅助存储器、高速缓冲存储器、2.位:数据线8bit字:地址线8k第四章指令系统1.指令的组成:操作码+操作数2.偏移地址可以由以下各种情况构成:?直接地址——包含在指令中的1
6、6位地址偏移量?间接地址一一由CPU内部某个16位寄存器的内容决定,如BX、BP、SI、DI。?基址一一基址寄存器BX或BP加上指令中包含的8位或16位位移量。?变址——变址寄存器SI或DI加上指令中包含的8位或16位位移量。?基址加变址一一由一个基址寄存器BX或BP加上一个变址寄存器SI或DI,再加上指令中包含的8位或16位位移量。3.状态标志寄存器ODITSZAPC状态标志:进位标志C(CarryFlag)当结果的最高位产生一个进位或借位,则C=1,否贝UC=Q溢出标志O(OverflowFlag)——在算术运算中,带符号数的运算结果超出了
7、8位或16位带符号数能表达的范围,则0=1,否则O=Q8位(字节)运算--128——+12716位(字)运算--32768——+32767符号标志S(SignFlag)——结果的最高位(D15或D7)为1,则S=1,否则S=0O零标志Z(ZeroFlag)——若运算的结果为0,则Z=1,否则Z=0。奇偶标志P(ParityFlag)若结果中‘1’的个数为偶数,则P=1,否则,P=0o辅助进位标志A(AuxitiaryFlag-在操作时,由低半字节(第3位)向高半字节,有进位或借位,则A=1,否则A=0O控制标志:方向标志D(DirectionF
8、lag-D=1,串操作时地址自动减量,D=0,串操作时地址自动增量。中断允许标志I(Interrupt—enableFlag)I=1,则允许CPU接收
此文档下载收益归作者所有