数电部分复习题2011.4.doc

数电部分复习题2011.4.doc

ID:62071847

大小:113.00 KB

页数:7页

时间:2021-04-16

数电部分复习题2011.4.doc_第1页
数电部分复习题2011.4.doc_第2页
数电部分复习题2011.4.doc_第3页
数电部分复习题2011.4.doc_第4页
数电部分复习题2011.4.doc_第5页
资源描述:

《数电部分复习题2011.4.doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、个人收集整理勿做商业用途注:以下为部分复习题,“分析设计题”请认真做课后的习题及实验.个别复习题有重复,望谅解。个别题可能还会有争议,请同学们讨论。没讲的不用复习。一、填空题l在数字电路中,常用的计数制除十进制外,还有()、()、().l(5E。C)16=()2=()8=()10=()8421BCDl若1100是2421BCD码的一组代码,则它对应的十进制数是_______l逻辑代数又称为()代数。最基本的逻辑关系有()、()、()三种.常用的几种导出的逻辑运算为()、()、()、()、().l逻辑代数的三个重要规则是()、()、().l格雷码的特点是相邻两个码组之间有()

2、位码元不同。l逻辑函数F=+B+D的反函数=()。l逻辑函数F=A(B+C)·1的对偶函数是()。l用五级D触发器组成的扭环计数器有()个有效状态.l要使JK触发器异步置1,则应使()为高电平,()为低电平。lJ-K触发器在CP脉冲作用下,欲使Qn+1=0,则必须使____________A.J=0K=0B。J=0K=1C。J=1K=0D。J=1K=1l按正逻辑体制,与下列真值表相对应的逻辑门应是____________A。与门B.或门C.异或门D.与非门输入AB输出F输入AB输出F001101011110l若1101是2421BCD码的一组代码,则它对应的十进制数是()。

3、l在组合逻辑电路中,若其输出函数表达式满足F=A+/A或F=()就可能出现冒险现象。l欲将二进制代完全没看过码翻译成输出信号选用(),欲将输入信号编成二进制代码选用(),欲将数字系统中多条传输线上的不同数字信号按需要选择一个送到公共数据线上选用(),欲实现两个相同位二进制数和低位进位数的相加运算选用()。a.编码器; b.译码器;c.多路选择器;d.数值比较器;e.加法器; f.触发器;g.计数器;   h.寄存器lTTL与非门存在拉电流负载特性和灌电流负载特性,输出高电平时的负载特性为()电流负载特性。l集电极开路门英文缩写为()门,工作时必须外加()和()l、OC门称为

4、门,多个OC门输出端并联到一起可实现功能。l、TTL与非门电压传输特性曲线分为区、区、区、区。l一个基本RS触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是。l在一个CP脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的,触发方式为式或式的触发器不会出现这种现象。触发器有个稳态,存储8位二进制信息要个触发器。l、一个基本RS触发器在正常工作时,它的约束条件是+=1,则它不允许输入=且=的信号。l、触发器有两个互补的输出端Q、,定义触发器的1状态为,0状态为,可见触发器的状态指的是端的状态。l、半导体数码显示器的内部接法有两种形式:共接法和共接法。l、消

5、除竟争冒险的方法有、、等。l、由四位移位寄存器构成的顺序脉冲发生器可产生个顺序脉冲。l、时序逻辑电路按照其触发器是否有统一的时钟控制分为时序电路和时序电路。l1三态与非门的三种状态是指()态、()态、()态。l欲设计一个二十四进制计数器,至少需要()个触发器。l国产TTL电路()相当于国际SN54/74LS系列,其中LS表示()。l在函数F=AB+C的真值表中,F=1的状态有()个?l如图所示电路中,若脉冲C的频率为f,则F2输出端Q2波形的频率为()。l如上图所示电路中,若脉冲C的频率为f,则F1输出端Q1波形的频率为_____。二、判断题l当8421奇校验码在传送十进制

6、数10时,在校验位上出现了1时,表明在传送过程中出现了错误。()l传送十进制数5时,在8421奇校验码的校验位上值应为1。(l数字电路中用“1”和“0"分别表示两种状态,二者无大小之分.()l在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号.()l逻辑变量的取值,1比0大。().l异或函数与同或函数在逻辑上互为反函数。()。l若两个函数具有相同的真值表,则两个逻辑函数必然相等。()。l若两个函数具有不同的真值表,则两个逻辑函数必然不相等.()l若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。()l逻辑函数两次求反则还原,逻辑函数的对偶式再作对偶变换也

7、还原为它本身。()lTTL与非门的多余输入端可以接固定高电平。()l当TTL与非门的输入端悬空时相当于输入为逻辑1.()lTTL与非门的多余输入端可以接固定高电平。()l普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件.()lCMOS或非门与TTL或非门的逻辑功能完全相同。()l三态门的三种状态分别为:高电平、低电平、不高不低的电压。()lTTL集电极开路门输出为1时由外接电源和电阻提供输出电流.()l一般TTL门电路的输出端可以直接相连,实现线与.()lD触发器的特性方程为Qn+1=D,与Qn无关,所

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。