资源描述:
《allegro16.2元器件布局免费下载.doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、个人收集整理勿做商业用途Cadence_SPB16.2入门教程——元器件布局元器件布局 3.1建立电路板(PCB) 打开程序->CadenceSPB16.2->PCB Editor,选择File->New,弹出新建设计对话框,如图3.1所示。图3.1新建设计对话框 点击Browse按钮,弹出文件对话框,在图标列表内选择保存的路径,输入文件名,最好单独保存在一个文件夹里,如图3.2所示。个人收集整理勿做商业用途图3.2 选择文件保存路径 单击打开关闭文件对话框。回到NewDrawing对话框,单击OK退出。如果想使用向导来建立电路板,则在NewDrawing对话框
2、中选择Board(wizard),如图3.3所示。图3.3 使用向导方式生成电路板 选择Board(wizard)点击OK后就会出来一个向导对话框,按照提示一步一步设置好直到完成即可。个人收集整理勿做商业用途 3.2导入网络表 打开程序->CadenceSPB 16.2->PCBEditor,打开3.1节用手工建立好的电路板test.brd。选择菜单File->Import->Logic,如图3.4所示。图3.4导入网络表 弹出ImportLogic对话框。如图3.5所示。在Import logictype组合框内选择网络表输出的类型,因为原理图是用OrcadCa
3、pture设计的,所以选择DesignentryCIS(Capture)。Placechangedcomponent组合框用来选择导入新的网络表后是否更新PCB中的元件封装。 ·Always:总是更新; ·Never:从不更新; ·If samesymbol:一样的时候不更新。 ·Allow etchremovalduring ECO:新导入网络表后,allegro将网络关系改变了的管脚上的多余走线删除。 ·IgnoreFIXEDproperty:当满足替换条件或者其它更改删除时是否忽略有FIXED属性的元件、走线、网络等等。 ·Createuser-de
4、fined properties:根据网络表中用户定义的属性在电路板内建立相同的属性。 ·CreatePCBXMLfrominputdata:生成XML格式文件。个人收集整理勿做商业用途图3.5 ImportLogic对话框 由于是新导入网络表,上面只需要选择Importlogictype就可以,其它默认。Importdirectory编辑框输入的是网络表的路径。点击右边的按钮弹出一个文件选择对话框,如图3.6所示。个人收集整理勿做商业用途图3.6文件对话框 选择存放网络表的目录(共三个文件)点击OK 关闭对话框。也可直接在Importdirectory编辑框输入路
5、径。然后点击ImportCadence按钮,完成后可以点击Viewlog按钮来查看是否有错误,如果有错误一般都是路径不对,或者原理图元件封装名称不对应,原理图中元件符号管脚与封装管脚不对应造成的,将这些错误一一排队后再重新导入网络表,直到没有错误和警告。分页 3.3摆放元器件 为了摆放元件和画线更精确,需要将网格设置成合适的大小。点击Steup->Grids,弹出DefineGrid对话框,将Non-Etch与AllEtch的大小都设置为5mil(或者更小),如图3.7所示。所有的Offset都不需要设置。点击OK关闭对话框。图3.7设置PCB网格大小 摆放元件之
6、前先画一个 outline区域,否则不能用Quickplace命令来快速摆放元件。如果PCB板的大小形状已经确定那就么按确定的来画,如果未确定的,可以先画一个大概的形状,所有元器件的布局确定后再重新修改。 点击左边工具栏的图标,或者选择菜单项Add->Line。Options窗口设置如图3.8所示,Linewidth(线宽)选择10mil。个人收集整理勿做商业用途图3.8画板框 然后点在工作区域内点点鼠标左键画出一个封装的区域,现在还没必要很精确的确定板框,待所有元件都摆放好后再调整。 元件摆放有手工和快速自动摆放两种方式。快速摆放可以很快的将满足条件的元件摆放出来
7、,并按照元件类型和编号顺序摆放。点击Place->Quickplace菜单,弹出Quickplace对话框,如图3.9所示。个人收集整理勿做商业用途图3.9Quickplace对话框 (1)PlacementFilter ·Placebyproperty/value:按照元件在原理图定义的属性或元件值来摆放; ·Place byroom:按原理图中元件定义的room属性放置; ·Placeby partnumber:按元件名摆放; ·Placeby net