第9章-扩展输入输出.ppt

第9章-扩展输入输出.ppt

ID:61999884

大小:1.79 MB

页数:41页

时间:2021-04-10

第9章-扩展输入输出.ppt_第1页
第9章-扩展输入输出.ppt_第2页
第9章-扩展输入输出.ppt_第3页
第9章-扩展输入输出.ppt_第4页
第9章-扩展输入输出.ppt_第5页
资源描述:

《第9章-扩展输入输出.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第9章AT89S51单片机 的I/O扩展12第9章目录9.1I/O接口扩展概述9.1.1扩展的I/O接口功能9.1.2I/O端口的编址9.1.3I/O数据的传送方式9.1.4I/O接口电路9.2AT89S51扩展I/O接口芯片82C55的设计9.2.182C55芯片简介9.2.2工作方式选择控制字及端口PC置位/复位控制字9.2.382C55的3种工作方式9.2.4AT89S51单片机与82C55的接口设计9.3AT89S51扩展I/O接口芯片81C55的设计9.3.181C55芯片介绍9.3.281C55的

2、工作方式9.3.3AT89S51单片机与81C55的接口设计及软件编程9.4利用74LSTTL电路扩展并行I/O口9.5用AT89S51单片机的串行口扩展并行口9.5.1用74LS165扩展并行输入口9.5.2用74LS164扩展并行输出口9.6用I/O口控制的声音报警接口9.6.1蜂鸣音报警接口9.6.2音乐报警接口39.1I/O接口扩展概述扩展I/O接口与扩展存储器一样,都属于系统扩展的内容。扩展的I/O接口应该具有哪些功能?9.1.1扩展的I/O接口功能扩展的I/O接口电路主要应满足以下功能要求。1.实

3、现和不同外设的速度匹配大多数外设的速度很慢,无法和µs量级的单片机速度相比。单片机在与外设间进行数据传送时,只有在确认外设已为数据传送做好准备的前提下才能进行数据传送。外设是否准备好,就需要I/O接口电路与外设之间传送状态信息,以实现单片机与外设之间的速度匹配。42.单片机输出数据锁存与外设比,单片机的工作速度快,数据在数据总线上保留的时间十分短暂,无法满足慢速外设的数据接收。所以在扩展的I/O接口电路中应有输出数据锁存器,以保证输出数据能为慢速的接收设备所接收。3.单片机输入数据三态缓冲数据总线上可能“挂”

4、有多个数据源,为使传送数据时不发生冲突,只允许当前时刻正在接收数据的I/O接口使用数据总线,其余的I/O接口应处于隔离状态,为此要求I/O接口电路能为数据输入提供三态缓冲功能。59.1.2I/O端口的编址I/O接口和I/O端口的概念。I/O接口:是单片机与外设间的连接电路的总称。I/O端口:简称I/O口,是指I/O接口电路中具有单元地址的寄存器或缓冲器。一个I/O接口芯片可以有多个I/O端口,如数据口,命令口,状态口。I/O端口的编址:每个I/O接口中的端口都要有地址,以便AT89S51通过读写端口来和外设交

5、换信息。常用的I/O端口编址有两种方式,独立编址方式与统一编址方式。61.独立编址I/O端口地址空间和存储器地址空间分开编址。优点:I/O地址空间和存储器地址空间相互独立,界限分明。不足:但要设置一套专门的读写I/O端口的指令和控制信号。2.统一编址I/O端口和外部数据存储器RAM统一编址。优点:不需专门的I/O指令。缺点:需要把数据存储器单元地址与I/O端口的地址划分清楚,避免数据冲突。79.1.3I/O数据的传送方式为了实现和不同外设的速度匹配,必须根据不同外设选择恰当的I/O数据传送方式。I/O数据传送

6、方式有:同步传送、异步传送和中断传送。1.同步传送(无条件传送)当外设速度和单片机的速度相比拟时,常采用同步传送方式,典型的同步传送是单片机和外部数据存储器之间的数据传送。2.查询传送(有条件传送、异步传送)通过查询外设“准备好”后,再进行数据传送。优点:通用性好,硬件连线和查询程序简单,但工作效率不高。83.中断传送为了提高单片机对外设的工作效率,通常采用中断传送方式,来实现I/O数据的传送。单片机只有在外设准备好后,才中断主程序的执行,进入与中断服务子程序,进行数据传送。中断服务完成后又返回主程序断点处继

7、续执行。采用中断方式可大大提高工作效率。99.1.4I/O接口电路常用的外围I/O接口芯片:(1)82C55:可编程通用并行接口(3个8位I/O口)。(2)81C55:可编程的IO/RAM扩展接口电路(2个8位I/O口,1个6位I/O口,256RAM单元,1个14位的减法计数器)。接口设计:可以和AT89S51直接连接,接口逻辑简单。109.3AT89S51扩展I/O接口芯片81C55的设计81C55可直接与AT89S51相连,不需增加任何硬件逻辑电路。11256B的SRAM,81C55存取时间400ns两个

8、可编程的8位并行口PA和PB可工作于基本和选通两种工作方式一个可编程的6位并行口PC一个14位的减1计数器1.81C55的结构逻辑结构如图9-11。图9-1181C55的逻辑结构9.3.181C55芯片介绍122.81C55的引脚功能40引脚,采用双列直插式封装,如图9-12所示。图9-1281C55的引脚图13引脚说明:(1)AD7~AD0,为地址/数据线,与AT89S51单片机的P0口相连,用于

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。