基于ARM7TDMI的S3C44B0X嵌入式微处理器技术课件课件第8章.ppt

基于ARM7TDMI的S3C44B0X嵌入式微处理器技术课件课件第8章.ppt

ID:61929769

大小:189.50 KB

页数:24页

时间:2021-03-30

基于ARM7TDMI的S3C44B0X嵌入式微处理器技术课件课件第8章.ppt_第1页
基于ARM7TDMI的S3C44B0X嵌入式微处理器技术课件课件第8章.ppt_第2页
基于ARM7TDMI的S3C44B0X嵌入式微处理器技术课件课件第8章.ppt_第3页
基于ARM7TDMI的S3C44B0X嵌入式微处理器技术课件课件第8章.ppt_第4页
基于ARM7TDMI的S3C44B0X嵌入式微处理器技术课件课件第8章.ppt_第5页
资源描述:

《基于ARM7TDMI的S3C44B0X嵌入式微处理器技术课件课件第8章.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第8章I/O端口本章重点:⑴各I/O端口与端口引脚可选择的多种功能;⑵端口引脚初始状态、引脚功能选择;⑶端口上拉电阻配置;⑷外部中断控制寄存器配置、外部中断登记寄存器含义。8.1概述S3C44B0X有71个多功能输入/输出端口引脚,分为如下7个端口:·2个9位I/O端口,E和F端口,简称E口和F口;·2个8位I/O端口,D和G端口,简称D口和G口;·1个16位I/O端口,C端口,简称C口;·1个10位输出端口,A端口,简称A口;·1个11位输出端口,B端口,简称B口。8.2可选择的端口功能端口A、B、C、D、E、F、G引脚可选择的功能分别见表8.1到8

2、.7。在以下表格中,仅仅在Reset后,自动选择带下划线的文字或信号名所对应的功能,称为初始引脚状态。表格8.5中,ENDIAN(PE8)被使用仅仅在nRESET是低电平时。表格8.6中,IICSDA和IICSCL引脚是开路引脚。因此当用于输出口(PF[1:0])时,需要上拉电阻。表8.1S3C44B0XA口可选功能配置引脚号端口A可选择的引脚功能功能1功能2137PA9outputonlyADDR24140PA8outputonlyADDR23141PA7outputonlyADDR22142PA6outputonlyADDR21143PA5outp

3、utonlyADDR20144PA4outputonlyADDR19145PA3outputonlyADDR18146PA2outputonlyADDR17147PA1outputonlyADDR164PA0outputonlyADDR0表8.2到表8.7的具体内容见P236-238。8.3端口控制描述⒈端口控制(配置)寄存器PCONA~PCONG在S3C44B0X中,部分引脚是多功能引脚。因此在使用时,每个引脚的功能应该被选定。PCONA~PCONG端口控制(配置)寄存器确定每个引脚使用的功能。如果PG7~PG0在节电模式用作唤醒信号,端口必须配置为

4、中断模式。⒉端口数据寄存器PDATA~PDATG如果这些端口被配置作为输出口,数据应该写到PDATA~PDATG寄存器的对应位。如果这些端口被配置作为输入口,能够从这些寄存器的对应位读出数据。⒊端口上拉电阻配置寄存器PUPC~PUPG端口上拉电阻配置寄存器控制每个端口上拉电阻允许/禁止。当对应位是0时,引脚上拉电阻被允许。当对应位是1时,上拉电阻被禁止。⒋外部中断控制寄存器和外部中断登记寄存器8个外部中断由不同方式的信号作为请求。由EXTINT寄存器配置信号方式,有低电平触发、高电平触发、下降沿触发、上升沿触发和两个沿都触发,作为外部中断请求。当外部中

5、断EINT4/5/6/7请求被激活时,外部中断登记寄存器EXTINPND[3:0]中的对应位被置1。8.4I/O端口特殊功能寄存器⒈A组端口寄存器A组端口有一个控制寄存器PCONA,用于配置端口A引脚功能,另一个是数据寄存器PDATA。A组端口寄存器具体含义见表8.8、8.9和8.10。表8.8A口寄存器地址及Reset值寄存器名地址R/W描  述Reset值PCONA0x01D20000R/W配置A口引脚0x3ffPDATA0x01D20004R/WA口数据寄存器无定义表8.9A口控制寄存器含义PCONA位描  述PCONA位描  述PA9[9]0=

6、output1=ADDR24PA4[4]0=output1=ADDR19PA8[8]0=output1=ADDR23PA3[3]0=output1=ADDR18PA7[7]0=output1=ADDR22PA2[2]0=output1=ADDR17PA6[6]0=output1=ADDR21PA1[1]0=output1=ADDR16PA5[5]0=output1=ADDR20PA0[0]0=output1=ADDR0表8.10A口数据寄存器含义PDATA位描       述PA[9:0][9:0]当端口被配置为输出口时,引脚状态与对应位相同。当端口被

7、配置为功能引脚时,读入值无定义⒉B组端口寄存器B组端口有一个控制寄存器PCONB,用于配置端口B引脚功能,另一个是数据寄存器PDATB。B组端口寄存器具体含义见表8.11、8.12和8.13。(P240)⒊C组端口寄存器C组端口有一个控制寄存器PCONC,用于配置端口C引脚功能,另一个是数据寄存器PDATC,还有一个寄存器PUPC确定上拉电阻允许/禁止功能。C组端口寄存器具体含义见表8.14、8.15、8.16和8.17。(P241-242)⒋D组端口寄存器D组端口有一个控制寄存器PCOND,用于配置端口D引脚功能,另一个是数据寄存器PDATD,还有一

8、个寄存器PUPD确定上拉电阻允许/禁止功能。D组端口寄存器具体含义见表8.18、8.19、8.

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。