(第5章-ARM接口设计技术)21-22.ppt

(第5章-ARM接口设计技术)21-22.ppt

ID:61765324

大小:410.50 KB

页数:53页

时间:2021-03-19

(第5章-ARM接口设计技术)21-22.ppt_第1页
(第5章-ARM接口设计技术)21-22.ppt_第2页
(第5章-ARM接口设计技术)21-22.ppt_第3页
(第5章-ARM接口设计技术)21-22.ppt_第4页
(第5章-ARM接口设计技术)21-22.ppt_第5页
资源描述:

《(第5章-ARM接口设计技术)21-22.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、§5ARM接口设计技术S3C44B0X嵌入式芯片简介键盘接口(重点)LED显示器接口(重点)LCD显示器接口(介绍)触摸屏(重点)通信接口(重点)中断接口(重点)A/D和D/A转换(介绍)§5.0S3C44B0X简介一、S3C44B0X的体系结构基于ARM7TDMI的体系结构二、系统管理支持大小端存储模式存储体8个(每个空间32M)共256M空间6个用于ROM,SRAM2个用于ROM,SRAM,FP/EDO/SDRAM§5.0S3C44B0X简介三、Cache以及片内SRAM4路组相联统一的8KB指令/数据Cache支持LRU替换算法四、时钟与功耗管理低功耗片上PLL使MCU的工作时钟频率

2、最高为66MHz功耗管理模式正常模式:正常工作运行模式低速模式:不带PLL的低频时钟§5.0S3C44B0X简介休眠模式:只停止CPU的时钟停止模式:所有时钟都停止通过EINT[7:0]或RTC报警中断从停止模式唤醒五、中断控制器30个中断源1个看门狗6个定时器6个Uart8个外部中断4个DMA中断§5.0S3C44B0X简介2个RTC中断1个ADC中断1个IIC中断1个SIO中断外部中断触发方式边沿触发电平触发支持FIQ中断请求§5.0S3C44B0X简介六、实时时钟RTC充分的时钟特性:毫秒、秒、分钟、小时、日、星期、月、年。32.768kHz时钟。定时警报,可用于唤醒CPU。可产生时

3、钟节拍中断七、GPIO八个外部中断71个通用IO管脚八、UART5,6,7,8位数据传输波特率可编程支持IrDA1.0(115.2kpbs)每个通道具有两个内部32字节的FIFO分别用于输入和输出。§5.0S3C44B0X简介九、DMA2路通用DMA直接存储器访问2通道DMA桥(外设DMA)控制器。支持I/O到存储器,存储器到I/O,I/O到I/O的DMA请求。同时发生的多个DMA具有可编程的优先级顺序。采用猝发式的传输模式以提高FPDRAM、EDODRAM和SDRAM的数据传输速率。十、A/D转换8路AD转换转换速率100ksps/10位十一、LCD控制器支持彩色/单色/灰度LCD显示器

4、,最多256种颜色十二、看门狗:在定时器溢出时发出中断请求或系统复位十三、总线接口:支持挂接基于总线接口的外部设备§5.0S3C44B0X简介十四、电源内核+2.5VI/O3.0V至3.6V十五、工作频率66MHz基于S3C44B0X嵌入式结构芯片S3C44B0X简介每组端口都是多功能口,软件对端口配置寄存器PCONn来设置满足不同的需要。在一般的应用中:PA:地址线。PB:bank选择线和SDRAM的接口信号线。PC:数据线、IIS接口或LCD数据线等。PD:LCD的信号线。PE:串口信号线和定时器输出。PF:多功能I/O口。PG:多功能I/O口。S3C44B0X微处理器引脚信号(1)总

5、线控制om[1:0]输入:om[1:0]设置S3C44B0X在测试模式和确定nGCS0的总线宽度,逻辑电平在复位期间由这些管脚的上拉下拉电阻确定。00:8-bit01:16-bit10:32-bit11:TestmodeADDR[24:0]输出:地址总线,输出相应段的存储器地址.DATA[31:0]输入输出:数据总线,总线宽度可编程为8/16/32位nGCS[7:0]输出:芯片选择,当存储器地址在相应段的地址区域时被激活.存取周期和段尺寸可编程.nWE输出:写允许信号,指示当前的总线周期为写周期.nWBE[3:0]输出:写字节允许信号S3C44B0X微处理器引脚信号2(1)总线控制nBE[

6、3:0]输出:在使用SRAM情况下字节允许信号.nOE输出:读允许信号,指示当前的总线周期为读周期.nXBREQ输入:nXBREQ总线控制请求信号,允许另一个总线控制器请求控制本地总线,nXBACK信号激活指示已经得到总线控制权。nXBACK输出:总线应答信号。nWAIT输入:nWAIT请求延长当前的总线周期,只要nWAIT为低,当前的总线周期不能完成。ENDIAN输入:它确定数据类型是littleendian还是bigendian,逻辑电平在复位期间由该管脚的上拉下拉电阻确定.0:littleendian1:bigendianS3C44B0X微处理器引脚信号3(2)DRAM/SDRAM(

7、同步动态存储器)/RAMnRAS[1:0]输出:行地址选通信号。nCAS[3:0]输出:列地址选通信号。nSRAS输出:SDRAM行地址选通信号。nSCAS输出:SDRAM列地址选通信号。nSCS[1:0]输出:SDRAM芯片选择信号。DQM[3:0]输出:SDRAM数据屏蔽信号。SCLK输出:SDRAM时钟信号。SCKE输出:SDRAM时钟允许信号。S3C44B0X微处理器引脚信号4(3)LCD控制单元VD[7:0]输

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。