高速电路设计与仿真分析技术.doc

高速电路设计与仿真分析技术.doc

ID:61484045

大小:33.00 KB

页数:5页

时间:2021-02-04

高速电路设计与仿真分析技术.doc_第1页
高速电路设计与仿真分析技术.doc_第2页
高速电路设计与仿真分析技术.doc_第3页
高速电路设计与仿真分析技术.doc_第4页
高速电路设计与仿真分析技术.doc_第5页
资源描述:

《高速电路设计与仿真分析技术.doc》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、高速电路设计与仿真分析技术培训 课程背景:电路设计,尤其是现代高速电路系统的设计,是一个随着电子技术的发展而日新月异的工作,具有很强的趣味性,也具有相当的挑战性。本课程的目的是要使电子系统设计工程师们能够更好地掌握高速电路系统设计的方法和技巧,跟上行业发展要求。因此,本课程由简到难、由理论到实践讲述了如何使用Cadence工具进行高速电路系统设计,以及利用仿真分析对设计进行指导和验证。【主办单位】中国电子标准协会【协办单位】深圳市威硕企业管理咨询有限公司【培训对象】从事开发部门主管、SI工程师、

2、硬件设计开发工程师、PCBLAYOUT工程师、电源设计开发工程师、硬件测试工程师、系统工程师、质量经理、质量管理工程师、结构设计工程师、生产工艺工程师等。课程提纲:(3天)具体授课内容将结合参会单位及学员的情况以及大家所关注的问题进行调整。第1章 高速系统设计简介 1.1 PCB设计技术回顾 1.2 什么是“高速”系统设计 1.3 如何应对高速系统设计 1.3.1 理论作为指导和基准 1.3.2 实践经验积累 1.3.3 时间效率平衡 1.4 小结 第2章 高速系统设计理论基础 2.1 微波电磁

3、波简介 2.2 微波传输线 2.2.1 微波等效电路物理量 2.2.2 微波传输线等效电路 2.3 电磁波反射 2.4 微波传输介质 2.4.1 微带线MicrostripLine 2.4.2 微带线的损耗 2.4.3 带状线StripLine 2.4.4 同轴线CoaxialLine 2.4.5 双绞线TwistLine 2.4.6 差分传输线 2.4.7 差分阻抗 2.5 “阻抗”的困惑 2.5.1 阻抗的定义 2.5.2 为什么要考虑阻抗 2.5.3 传输线结构和传输线阻抗 2.5.4 瞬

4、时阻抗和特征阻抗 2.5.5 特征阻抗和信号完整性 2.5.6 为什么是50Ω 2.6 阻抗的测量 2.7 “阻抗”的困惑之答案 2.8 小结 第3章 信号完整性简介 3.1 什么是信号完整性 3.2 信号完整性问题分类 3.3 反射的产生和预防 3.3.1 反射的产生 3.3.2 反射的消除和预防 3.3.2.1 匹配 3.3.2.2 拓扑结构设计 3.4 串扰的产生和预防3.4.1 串扰的产生 3.4.2 串扰的预防与消除 3.5 电源完整性分析 3.5.1 电源系统设计目标 3.5.2 电

5、源系统设计方法 3.5.3 电容的理解 3.5.4 SSN分析和应用 3.6 电磁兼容性EMC和电磁干扰EMI 3.7 影响信号完整性的其他因素 3.8 小结 第4章 Cadence高速系统设计工具 4.1 Cadence高速系统设计流程 4.2 约束管理器ConstrainManager 4.3 SigXplorer信号完整性分析工具 4.3.1 S参数(Scatteringparameters) 4.3.2 过孔模型生成(ViaModeling) 4.3.3 通道分析CA(ChannelAn

6、alysis) 4.4 前仿和后仿 第5章 Cadence高速系统设计流程及工具使用 5.1 高速电路设计流程的实施条件分析 5.2 IBIS模型和DML模型 5.2.1 IBIS模型介绍 5.2.2 IBIS文件介绍 5.2.3 DML模型 5.2.4 如何获得IBIS模型 5.2.5 在Cadence中使用IBIS模型 5.2.6 IBIS2SigNoise的警告和错误参考 5.3 仿真库的建立和设置 5.4 仿真分析条件设置 5.4.1 Cross-section——PCB叠层设置 5.4

7、.2 DCNets——直流电压设置 5.4.3 Devices——器件类型和管脚属性设置 5.4.4 SIModels——为器件指定模型 5.4.5 SIAudit——仿真条件的检查 5.5 系统设计和(预)布局 5.6 使用SigXP进行仿真分析 5.6.1 拓扑结构抽取 5.6.2 在SigXP中进行仿真 5.6.2.1 设置激励和仿真类型 5.6.2.2 设置仿真参数 5.6.2.3 查看仿真结果 5.6.2.4 为什么要进行参数扫描仿真 5.7 约束规则生成 5.7.1 简单约束设计——

8、PropDelay 5.7.2 拓扑约束设计——Wiring 5.7.3 时序相关约束设计——Switch-SettleDelay 5.8 约束规则的应用 5.8.1 层次化约束关系 5.8.2 约束规则的映射 5.8.3 ConstrainMananer的使用 5.9 布线后的仿真分析和验证 5.9.1 布线后仿真的必要性 5.9.2 布线后仿真流程 5.10 电源完整性设计 5.10.1 电源完整性设计方法 5.10.2 电源完整性设计分析步骤 5.10.3 多节点仿真分析 5.10.4 电

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。