电大计算机原理选择题小抄版.doc

电大计算机原理选择题小抄版.doc

ID:61043382

大小:20.50 KB

页数:5页

时间:2021-01-20

电大计算机原理选择题小抄版.doc_第1页
电大计算机原理选择题小抄版.doc_第2页
电大计算机原理选择题小抄版.doc_第3页
电大计算机原理选择题小抄版.doc_第4页
电大计算机原理选择题小抄版.doc_第5页
资源描述:

《电大计算机原理选择题小抄版.doc》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、B变址寻址方式中,操作数的有效地址等于(变址寄存器内容加上形式地址)。CCPU输出数据的速度远远高于打印机的打印速度,为解决这一矛盾,可采用(缓冲技术)CPU通过指令访问主存所用的程序地址叫做(逻辑地址)。CPU正在处理优先级低的一个中断的过程中又可以响应更高优先级中断的解决中断优先级别问题的办法被称为(中断嵌套)CPU中的通用寄存器(可以存放数据和地址)。采用虚拟存储器的目的是为了(给用户提供比主存容量大得多的逻辑编程空间)程序的执行过程中,Cache与主存的地址映像是由(硬件自动完成的)。程序计数器PC的位数取决于_,指令寄存器IR的位数取决于(存储器的容量,指令字长)。存取周期是指(存

2、储器进行一次完整的读写操作所需要的全部时间)。当采用(程序查向方式)输入数据时,除非CPU等待否则无法传送数据给计算机。长度相同但格式不同的2种浮点数,假设前者阶码长、尾数短,后者阶码短、尾数长,其他规定均相同,则它们可表示的数的范围和精度为(前者可表示的数的范围大但精度高)D定点书补码加法具有两个特点:一是符号位(与数值位一起参与运算);二是相加后最高围上的进位(要舍去)定点运算器用来进行(定点运算)。堆栈寻址的原则是(后进先出)G关于操作数的来源和去处,表述不正确的是(第四个来源和去处是外存储器)。H和辅助存储器相比,主存储器的特点是(容量小,速度快,成本高)。汇编语言要经过(汇编程序)

3、的翻译擦能在计算机中执行J间接寻址是指(指令中间接给出操作数地址)基址寻址方式中,操作数的有效地址等于(基址寄存器内容加上形式地址)计算机系统的输入输出接口是(主机与外围设备)之间的交接界面计算机硬件能直接设别和运行的只能是(机器语言)程序寄存器间接寻址方式中,操作数在(主存单元)中。加法器采用并行进位的目的是(提高加法器的速度)L立即寻址是指(指令中直接给出操作数)两个补码数相加,在符号位相同时有可能产生溢出,符号位不同时(一定不会产生溢出)。两个补码数相减,在符号位相同时不会产生溢出,符号位不同时(有可能)产生溢出。两个补码数相减,只有在…一一一时有可能产生溢出,在一一一一时一定不会产生

4、溢出。(符号位不同,符号位相同)M每一条指令的执行时通常有①读取指令、②执行指令、③分析指令等几个步骤,它们的执行顺序应该是(①读取指令、③分析指令、②执行指令)某存贮器容量为32Kx16位则(地址线15数据线16)某机字长16位,采用补码定点小数表示,符号位为1位,数值位为15位,则可表示的最大正小数为_,最小负小数为_。(+(1一2一15),一1)某一RAM芯片,其容量为1024×8位,除电源端和接地端外,连同片选和读/写信号该芯片引出脚的最小数目应为(20)某机宇长32位,采用原码定点小数表示,符号位为1位,数值位为31位,则可表示的最大正小数为一二一一,最小负小数为。(+(1一2-3

5、1),一(1一2-31))某机字长32位,采用原码定点整数表示,符号位为1位,数值位为31位,则可表示的最大正整数为一一,最小负整数为。(十(231-1),一(231-1)RRAM芯片串联时的目的是(增加存储单元数量),并联的目的是(增加存储器字长)RAM芯片串联时的片选信号是一一一一一'并联时的片选信号是(串联,并联)若主存每个存储单元存16位数据,则(其他地址与16无关)若主存每个存储单元存8位数据,则(其地址线与8元关)。S输人输出指令的功能是(程序计数器内容)。输入输出指令的功能是(进行CPU和I/O设备之间的数据传送)W微程序控制器中,机器指令与微指令的关系是(每一条机器指令由一段

6、用微指令编成的微程序来解释执行为了便于检查加减运算是否发现溢出,定点运算器采用双符号位的数值表示闷在寄存器和主存中采用(单符号位)的数值表示X下列数中最大的数是((2C)16)下列数中最大的数是()2下列数中最小的数是()BCD相对寻址方式中,求有效地址使用(程序计数器内容)加上偏移量。相对指令流水线方案和多指令周期方案,单指令周期方案的资源利用率和性能价格比(居中)Y硬链接线控制器中,使用(程序基数器)来区别指令不通的执行步骤运算器的主要功能是进行(逻辑运算和算术运算).运算器由许多部件组成,其核心部分是(算术逻运算单元)。运算器有ALu完成运算后,除了运算结果外。下面所列)(时钟信号)不

7、是运算器给出的结果特征信息Z在定点二进制运算器中,减法运算一般通过(补码运算的二进制加法器)来实现。在CPU与主存之间加入Cache能够(解决CPU和主存之间的速度匹配问题)在cPU与主存之间加入Cache,能够提高CPu范文存储器的速率,一般情况下Cach的容(越大)命中率(越高)因此Cache的容量(只有几百K就能达到90%以上)在采用DMA方式高速传输数据时,数据传送是(在DMA控制器本身发的控制信号控

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。