时钟实验报告.doc

时钟实验报告.doc

ID:61019591

大小:102.00 KB

页数:8页

时间:2021-01-19

时钟实验报告.doc_第1页
时钟实验报告.doc_第2页
时钟实验报告.doc_第3页
时钟实验报告.doc_第4页
时钟实验报告.doc_第5页
资源描述:

《时钟实验报告.doc》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、数字电路实验报告EDA实现数字钟专业班级:08软件工程3班姓名:xxxx学号:080107031xx时间:2010年12月26日一、实验题目:EDA实现多功能数字钟二、设计与仿真任务:用Fpga器件和EDA技术实现多功能数字钟的设计已知条件:1、MAX+Plus11软件2、FPGA实验开发装置基本功能:1、以数字形式显示时分秒的时间2、小时计数器为24进制3、分秒计数器为24进制扩展功能:1、校时校分2、放电台报时3、时段控制三、设计电路级联后的时钟图四、仿真步骤1、设计60进制电路图,并进行波形仿真(如下图)2、设计24进制电路图,并进行波

2、形仿真(如下图所示)3、将60进制与24进制电路图打包后级联,如图4,、进行波形仿真,校验是否正确五、理论分析n分计数器是模M=60的计数器Ø其计数规律为00—01—…—58—59—00…n时计数器是一个24进制计数器Ø其计数规律为00—01—…—22—23—00…Ø即当数字钟运行到23时59分时,分的个位计数器再输入一个脉冲时,数字钟应自动显示为00时00分。六、设计与仿真结论七、心得体会通过这次多功能数字钟的设计与制作,让我了解了设计电路的程序,也让我了解了关于数字钟的原理与设计理念,更重要的是加强了动手能力。要设计一个电路总要先用仿真,

3、仿真成功之后才实际接线的。但是最后的结果却不一定与仿真时完全一样,因为,再实际接线中有着各种各样的条件制约着。而且,在仿真中无法成功的电路接法,在实际中因为芯片本身的特性而能够成功。所以,在设计时应考虑两者的差异,从中找出最适合的设计方法。设计初期要考虑周到,否则后期改进很困难。应该在初期就多思考几个方案,进行比较论证,选择最合适的方案动手设计。总体设计在整个设计过程中非常重要,应该花较多的时间在上面1)方案确定后,才开始设计。设计时多使用已学的方法,如列真值表,化简逻辑表达式,要整体考虑,不可看一步,做一步。在整体设计都正确后,再寻求简化的

4、方法。2)在设计某些模块的时候无法把握住整体,这时可以先进行小部分功能的实现,在此基础上进行改进,虽然可能会多花一些时间,但这比空想要有效的多。3)尽可能是电路连线有序,模块之间关系清楚,既利于自己修改,也利于与别人交流。如果电路乱的连自己都看不懂,那还如何改进和扩展。4)很多难点的突破都来自于与同学的交流,交流使自己获得更多信息,开拓了思路,因此要重视与别人的交流。5)应该有较好的理论基础,整个实验都是在理论的指导下完成了,设计过程中使用了许多理论课上学的内容,如真值表、卡拉图等。本次设计把理论应用到了实践中,同时通过设计,也加深了自己对理

5、论知识的理解和掌握。在实际的操作过程中,能把理论中所学的知识灵活地运用起来,并在调试中会遇到各种各样的问题,电路的调试提高了我们解决问题的能力,学会了在设计中独立解决问题,也包括怎样去查找问题。通过这次学习,让我对各种电路都有了大概的了解,所以说,坐而言不如立而行,对于这些电路还是应该自己动手实际操作才会有深刻理解。总之,通过本次电子电路的设计,我知道了最重要的是要有去做好一个东西的心态,也许在你拿到题目时会觉得困难,但是只要你充满信心,一步一个脚印去实现它,你就肯定会完成的。设计时最麻烦的就是连线了,由于EWB软件不是很完美,有时候画的线和

6、其它线重要合时会看不到,有时又会明明联的是这个端点,一移动时却联到任外一个端点了,再加上电路有这么大了,显示器的界面宽度又有限,所以做起来有点麻烦,一但搞不好就要重新来,这个时候就要你有足够的耐心了。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。