篮球比赛24s计时器教案资料.doc

篮球比赛24s计时器教案资料.doc

ID:60792524

大小:1.58 MB

页数:12页

时间:2020-12-19

篮球比赛24s计时器教案资料.doc_第1页
篮球比赛24s计时器教案资料.doc_第2页
篮球比赛24s计时器教案资料.doc_第3页
篮球比赛24s计时器教案资料.doc_第4页
篮球比赛24s计时器教案资料.doc_第5页
资源描述:

《篮球比赛24s计时器教案资料.doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、精品好文档,推荐学习交流数字电子技术课程设计任务书院(系):信息工程系姓名学号班级专业设计题目篮球比赛进攻24s计时器设计任务描述:总设计要求:设计一个用于篮球比赛的进攻24s计时器,要求如下:(1)计时器可以从24s递减计时,时间间隔0.1s。(2)计时器具有24s显示功能,显示精度为0.1。(3)计时器具有外部控制直接清零、启动、暂停/连续功能。(4)当按下清零键时,计时器显示00.0.当按下启动键时,计时器从24s开始递减计时工作。在计时器工作时,按下暂停/连续键,计时器停止计时,当再按下暂停/连续键时,计数器将继续

2、倒计时工作。(5)当计时器递减计时到零时,计数器发出声光报警信号,同时显示00.0;当按下清零键时,声光报警解除。个人设计内容:设计并调试24s定时计数功能模块。构建24进制减法计数器,计数器时钟脉冲使用10hz系统脉冲,计数器置数端接入复位按键,实现时间预置和计时启动。同时,计数器设置暂停功能,可由外部信号控制计数暂停与开始。计数值接入显示电路进行实时倒数计数显示,当计数置减为零时,计数器计数停止,并发出警报信号,等待置数清零指令。仅供学习与交流,如有侵权请联系网站删除谢谢9精品好文档,推荐学习交流进度安排:周六上午,设

3、计优先编码器模块与24进制减法计数器模块。周六下午,调试优先编码器模块与24进制减法计数器模块。周日下午,设计并调试显示电路模块。周日下午,设计并调试控制电路。周一上午,下载程序,连接线路系统整体调试。周一下午,验收。目录一、设计任务11.1总设计要求11.2个人设计任务1二、系统设计方案论述1三、各模块设计1仅供学习与交流,如有侵权请联系网站删除谢谢9精品好文档,推荐学习交流3.1震荡分频电路13.2定时电路23.2.1功能描述23.2.2设计思路及实现23.2.3电路仿真33.3显示电路33.3.1功能描述33.3.2

4、设计思路及实现4四、系统电路设计54.1由各功能模块连成的系统电路图54.2系统仿真图64.3系统下载测试结果6五、总结与体会7仅供学习与交流,如有侵权请联系网站删除谢谢9精品好文档,推荐学习交流一、设计任务1.1总设计要求设计一个用于篮球比赛的进攻24s计时器,要求如下:1计时器可以从24s递减计时,时间间隔0.1s。2计时器具有24s显示功能,显示精度为0.1。3计时器具有外部控制直接清零、启动、暂停/连续功能。4当按下清零键时,计时器显示00.0.当按下启动键时,计时器从24s开始递减计时工作。在计时器工作时,按下暂

5、停/连续键,计时器停止计时,当再按下暂停/连续键时,计数器将继续倒计时工作。5当计时器递减计时到零时,计数器发出声光报警信号,同时显示00.0;当按下清零键时,声光报警解除。1.2个人设计任务设计并调试24s定时计数功能模块。构建24进制减法计数器,计数器时钟脉冲使用10hz系统脉冲,计数器置数端接入按键fuwei,实现时间预置和计时启动。同时,计数器设置暂停功能,可由外部信号控制计数暂停与开始。计数值接入显示电路进行实时倒数计数显示,当计数置减为零时,计数器计数停止,并发出警报信号,等待置数清零指令。二、系统设计方案论述

6、篮球比赛进攻24s计时器主要由震荡分频电路、定时电路、声光报警电路、译码显示电路和控制电路5大部分组成。震荡分频电路是定时脉冲信号;定时电路包括时钟信号发生器、定时计数器和译码显示器;控制电路包括清零、复位、暂停/连续和限定时间到报警灯。三、各模块设计3.1震荡分频电路时钟信号由试验箱提供。给741611Khz时钟信号,给计时器10hz时钟信号。仅供学习与交流,如有侵权请联系网站删除谢谢9精品好文档,推荐学习交流3.2定时电路3.2.1功能描述定时电路可以实现24秒种定时显示,并具有置位、暂停/连续、清零、警报功能。当定时

7、电路收到复位信号时,电路进入倒计时状态,计时起始数值为24,每隔0.1秒钟数值减一,电路同时将当前时间信息送入显示电路进行实时显示。计时过程中,电路可接受复位、清零或暂停/连续指令,以实现新一轮计时的开始或对当前定时进行暂停。当24s的计时周期完成且未受到暂停指令时,计时电路将自动停止在零时刻,并发出警报信号,直至电路被重新置位,等待新一轮计时开始。3.2.2设计思路及实现时钟信号可采用试验箱上的clk4,10hz的时钟信号。24.0减0.1定时器可由三个十进制可逆计数器74192构成。使用74192的置位端进行计数置位,

8、并通过锁脉冲的方式,实现计数暂停与开始。将计数器的值送入动态显示电路进行译码显示。实现电路图如下。图3计时电路图仅供学习与交流,如有侵权请联系网站删除谢谢9精品好文档,推荐学习交流3.2.3电路仿真图4计时电路仿真图抢答时间为60s,Q[8..5]描述定时器的十位,Q[4..1]表示定时器的个位,从图中

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。