vpx总线的技术规范及应用

vpx总线的技术规范及应用

ID:5997456

大小:717.76 KB

页数:5页

时间:2017-12-30

vpx总线的技术规范及应用_第1页
vpx总线的技术规范及应用_第2页
vpx总线的技术规范及应用_第3页
vpx总线的技术规范及应用_第4页
vpx总线的技术规范及应用_第5页
资源描述:

《vpx总线的技术规范及应用》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、第38卷第4期(总第150期)火控雷达技术Vo.l38No.4(Series150)2009年12月FireControlRadarTechnologyDec.2009VPX总线的技术规范及应用郑东卫陈矛罗丁利(西安电子工程研究所西安710100)摘要主要介绍了串行总线的特点,交换互联,冗余设计,VPX总线标准规范,它的物理结构,以及VPX总线的应用等。关键词:VPX总线;交换互联;MultiGigRT2连接器中图分类号:TP336文献标志码:A文章编号:10088652(2009)040730

2、5TechnicalSpecificationsoftheVPXBusandItsApplicationZhengDongwe,iChenMao,LuoDingli(XianElectronicEngineeringResearchInstitute,Xian710100)Abstract:Thecharacteristicsofserialbus,switchedInterconnects,redundancedesign,standardspecificationsoftheVPXbus,anditsphysicalstr

3、uctureaswellastheapplicationoftheVPXbusareintroduced.Keywords:VPXbus;switchedinterconnects,MultiGigRT2connector1引言的要求。为了提升系统的处理能力,设计者普遍采用多节点并行处理方式,节点间的数据传输是必不可少的。这就使得要提高系统速率,既要提基于计算机体系结构的嵌入式处理设备现已广高芯片节点的处理速率,同时也要提高节点间的泛应用于各种场合,不断增加的系统复杂性对运算传输速率。近几十年,芯片处理性能和总线带宽速度要求更高

4、,存储量容量要求更大,尤其是蓬勃发都在不断的提升,但相对而言,总线带宽增长速度展的电信、航天和航空领域。这样传统的计算机体相对较慢。高性能的处理器芯片需要更高的总线系结构已不适应当前系统的要求,基于高速串行总带宽的支持。多重处理的效率也是取决于同一系线的新的计算机体系结构正在悄然兴起。本文主要统中节点间的带宽和延迟。片上系统的广泛使用探讨了一种新的高速串行总线VPX总线,文中也使得节点连接通信成为研发者的重要任务。传介绍了它的技术规范及在雷达系统中的应用。统的共享并行总线结构已难以满足节点持续增长的高运算量的需求。2为什么

5、选择高速串行互联总线其次,这种总线结构在传输过程中易产生误码,难以实现高速化。由于并行传送方式的前提是用同传统的计算机、嵌入式处理设备都采用共享并一时序传播信号,用同一时序接收信号,而过分提升行总线,所谓总线是将多个处理机、存储器及外围设时钟频率将难以让数据传送的时序与时钟合拍,布备以紧耦合方式连接一起的物理介质。最流行的总线长度稍有差异,数据就会以与时钟不同的时序送线形式包括PCI、CPCI、VME及它们的扩展。但随达,造成传输的数据紊乱。更重要的是作为嵌入式着芯片和电路板的密度越来越大,速度要求越来越系统,总线上的节点会随着处

6、理任务发生变化,这将快,传统的共享并行总线逐渐成为系统性能提高的直接导致容性负载变化,而容性负载变化意味着填主要瓶颈。满或排空电荷才能达到希望的信号电平的时间变首先,这种总线结构无法满足提高运算速度化。换句话说更多的容性负载将增加信号的上升和收稿日期:2009-04-09作者简介:郑东卫,男,1981年生,硕士研究生。研究方向为雷达信号处理。74火控雷达技术第38卷下降时间。因此当总线工作频率超过133MHz时,点网络结构应运而生,此系统设计由原来的集中模[1]总线上支持的负载数量很难超过两个。同时一式转向分布模式,从而彻底把系统

7、分解开来,其中原味提升时钟频率还容易引起信号线间的相互干扰,先的每个系统单元则成为一张充分互联的交换网络导致传输错误。中的一个节点。该结构适用于点对点、几乎平行的、此外从制造成本的角度来说,增加位宽无疑会分组为基础的互连系统。这种设计技术的采用,意导致引脚数增加,封装尺寸增加,主板和扩充板上的味着整个系统应该被划分为功能单一的多个板卡,布线数目随之增加,系统成本随之攀升。这些板卡相互间再通过一个串行交换互相连接。这目前,越来越多的系统设计人员认识到共享并种互连系统是经过优化的、可应用包括连接处理器、行总线的诸多局限性,从而正逐渐转

8、向采用高速串存储器、网络设备中的存储器映射I/O器件、存储子行总线。高速串行总线执行低压差分电平的串行传系统和通用计算平台。显而易见这种结构极大地方输协议,将铜线传输带宽提高到一个前所未有的水便了系统的可扩展性,同时每个电路板的设计可以平。同时采用

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。