基于protel多张式电路图电气规则检查

基于protel多张式电路图电气规则检查

ID:5994887

大小:31.00 KB

页数:8页

时间:2017-12-30

基于protel多张式电路图电气规则检查_第1页
基于protel多张式电路图电气规则检查_第2页
基于protel多张式电路图电气规则检查_第3页
基于protel多张式电路图电气规则检查_第4页
基于protel多张式电路图电气规则检查_第5页
资源描述:

《基于protel多张式电路图电气规则检查》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、基于Protel多张式电路图电气规则检查  摘要:与单张式电路图相比,在ProtelDXP中对多张式电路图纸电气规则检查过程要相对复杂。本文以基于单片机的8路抢答电路层次原理图的电气规则检查为例,详细阐述了编译工程之前对项目选项进行合理的配置,以及多张式电路图的编译和错误修订过程。关键词:ProtelDXP多张式电路图电气规则检查中图分类号:TP315文献标识码:A文章编号:1007-9416(2013)06-0250-021引言在使用ProtelDXP[1,2]设计PCB的过程中,通过电气规则检查原理图连接的正确性,是确保PCB设计正确的前提。本文以基于单片机

2、的8路抢答电路层次原理图的电气规则检查为例,详细阐述了编译工程之前对项目选项进行合理的配置,以及多张式电路图的编译和错误修订过程。2多张式电路图设计模式及在ProtelDXP中的定义在ProtelDXP中主要提供了扁平式和层次式两大类多张式电路图纸[3,4]设计模式。2.1扁平式设计模式及在ProtelDXP中的定义8在扁平模式中,图纸之间的连接关系是横向的,任何两张图纸之间都可以建立信号连接。主要包括Flat和Global两种不同的设计模式:(1)Flat模式。以相同的Port(端口)名称作为项目电路图之间的连接,即端口是全局的。(2)Global模式。本质是

3、以相同的端口名称和网络标号作为项目电路图之间的连接,即端口和网路标号是全局的。Flat和Global模式均具有层次结构简单,电路图之间连接方式简单的优点。但是,均不适合管理大型电路设计。2.2层次式设计模式及在ProtelDXP中的定义Hierarchical模式的本质是子电路图的端口(Port)与根原理图的图纸符号(SheetSymbol)内的图纸入口(Sheetentry)纵向连接。每个图纸符号对应一张子原理图。Hierarchical模式可用于任何深度或层次的设计,即层次不受限制。而且,电路图之间的层次关系清楚,信号连接明晰,跟踪信号方便,能够较为高效的管

4、理大型电路设计。3电气规则检查(ERC)所谓电气规则检查,就是查看电路原理图的电气特性是否一致,电气参数的设置是否合理。在编译多张式原理图工程之前,必须对项目选项进行配置。它通过项目选项对话框中的选项标签完成(Project

5、ProjectOptions),主要需要设置的包括ErrorReporting、ConnectionMatrix和Options三个选项:(1)ErrorReporting选项主要用于设置各种违规类型的报告模式。报告的类型有Error、Warning、FatalError和No8Report。其中包括六大类错误和68项子错误。(2)Conn

6、ectionMatrix选项卡主要用于检测各种引脚、输入/输出端口、方块图的出入端口的连接是否构成了警告(Warning)或错误(Error)等级别的电气冲突。(3)Options主要用于设置各种设计模式的网络标识符范围(NetIdentifierScope)。网络标识符的作用范围主要是在一个多张原理图设计中使用网络标识符决定网络连通性的方法。主要包括以下四种设置:Flat(Onlyportsglobal)——用于在采用Flat方式设计多张式电路图时,定义端口属性为全局的,即整个设计中只采用同名端口连接所有的原理图。Global方式(NetLabelsandPo

7、rtsGlobal)——用于在采用Global方式设计多张式电路图时,定义网络标号和端口属性为全局的,即整个设计中通过同名端口和同名网络标号连接所有的原理图。Hierarchical(Sheetentryportconnections)方式——用于在采用Hierarchical方式设计多张式电路时,仅通过图纸符号入口和相应的子图端口实现内部图纸连接。Automatic方式——在此方式下,根据自动判据自动选择,即若原理图中具有SheetEntry,则选择Hierarchical方式;若没有SheetEntry而有Port,则选择Flat方式;若没有Port,则选择

8、Global方式。4多张式原理图电气规则检查实例8这里以文献[5]中基于单片机的8路抢答电路层次原理图的电气规则检查为例,详细说明多张式原理图电气规则检查的编译及错误修订过程。4.1基于单片机的8路抢答电路层次原理图的编译在编译前,首先在Project

9、ProjectOptions下设置ErrorReporting、ConnectionMatrix和Options三个选项。其中,由于采用的层次方式设计多张式电路图的模式,因此将Options设为Hierarchical(Sheetentryportconnections)。对层次原理图进行ERC后,共发现42个错

10、误和警告,其中错误3个,

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。