微原整理复习题.doc

微原整理复习题.doc

ID:59741120

大小:422.00 KB

页数:12页

时间:2020-11-13

微原整理复习题.doc_第1页
微原整理复习题.doc_第2页
微原整理复习题.doc_第3页
微原整理复习题.doc_第4页
微原整理复习题.doc_第5页
资源描述:

《微原整理复习题.doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、一微处理器结构及微计算机的组成1、在采用8286收发器的系统中,当CPU进行数据输出时DT/应为电平。2、8086CPU的内部由两个独立的工作部件构成,即和。3.设(SS)=1250H,(SP)=0240H,若在堆栈中取出2个数据,则栈顶的物理地址为H,如果又在堆栈中存入5个数据,则栈顶的物理地址为H。5、CPU与I/O接口间的信息一般包括,,三种类型。10、决定计算机指令执行顺序的寄存器是,它总是指向。11、8086CPU的一个总线周期至少包括时钟周期。1、真值为-B的补码为。2、8086CPU的内部由两个独立的工作部件构成,即和。3、ALU在完成了B和B的二进制加法

2、后状态标志中CF=,OF=。4、是以后进先出的方式工作的存储空间5、总线按其功能可分、和三种不同类型的总线。8086CPU用信号的下降沿在T1结束时将地址信息锁存在地址锁存器中8086向存储器的51H单元写入一个字节的数据时,为,A0为。、8086/8088在满足和标志位的条件下可以响应一个外部INTR中断请求。1.8086是多少位的微处理器?为什么?2.EU与BIU各自的功能是什么?如何协同工作?答:EU是执行部件,主要的功能是执行指令。BIU是总线接口部件,与片外存储器及I/O接口电路传输数据。EU经过BIU进行片外操作数的访问,BIU为EU提供将要执行的指令。EU

3、与BIU可分别独立工作,当EU不需BIU提供服务时,BIU可进行填充指令队列的操作。3.8086/8088微处理器内部有那些寄存器,它们的主要作用是什么?答:执行部件有8个16位寄存器,AX、BX、CX、DX、SP、BP、DI、SI。AX、BX、CX、DX一般作为通用数据寄存器。SP为堆栈指针存器,BP、DI、SI在间接寻址时作为地址寄存器或变址寄存器。总线接口部件设有段寄存器CS、DS、SS、ES和指令指针寄存器IP。段寄存器存放段地址,与偏移地址共同形成存储器的物理地址。IP的内容为下一条将要执行指令的偏移地址,与CS共同形成下一条指令的物理地址。4.8086对存储

4、器的管理为什么采用分段的办法,并写出计算公式?答:8086是一个16位的结构,采用分段管理办法可形成超过16位的存储器物理地址,扩大对存储器的寻址范围(1MB,20位地址)。若不用分段方法,16位地址只能寻址64KB空间。计算公式为:物理地址=段基址×10H+偏移地址5.在8086中,逻辑地址、偏移地址、物理地址分别指的是什么?具体说明。答:逻辑地址是在程序中对存储器地址的一种表示方法,由段地址和段内偏移地址两部分组成,如1234H:0088H。偏移地址是指段内某个存储单元相对该段首地址的差值,是一个16位的二进制代码。物理地址是8086芯片引线送出的20位地址码,用来

5、指出一个特定的存储单元。6.给定一个存放数据的内存单元的偏移地址是20C0H,(DS)=0C00EH,求出该内存单元的物理地址。7.8086/8088为什么采用地址/数据引线复用技术?答:考虑到芯片成本,8086/8088采用40条引线的封装结构。40条引线引出8086/8088的所有信号是不够用的,采用地址/数据线复用引线方法可以解决这一矛盾,从逻辑角度,地址与数据信号不会同时出现,二者可以分时复用同一组引线。8.8086与8088的主要区别是什么?答:8086有16条数据信号引线,8088只有8条;8086片内指令预取缓冲器深度为6字节,8088只有4字节。9.怎样

6、确定8086的最大或最小工作模式?最大、最小模式产生控制信号的方法有何不同答:引线的逻辑状态决定8086的工作模式,引线接高电平,8086被设定为最小模式,引线接低电平,8086被设定为最大模式。最小模式下的控制信号由相关引线直接提供;最大模式下控制信号由8288专用芯片译码后提供,8288的输入为8086的~三条状态信号引线提供。10.8086被复位以后,有关寄存器的状态是什么?微处理器从何处开始执行程序?答:标志寄存器、IP、DS、SS、ES和指令队列置0,CS置全1。处理器从FFFFOH存储单元取指令并开始执行。11.8086基本总线周期是如何组成的?各状态中完成

7、什么基本操作?答:基本总线周期由4个时钟(CLK)周期组成,按时间顺序定义为T1、T2、T3、T4。在T1期间8086发出访问目的地的地址信号和地址锁存选通信号ALE;T2期间发出读写命令信号、及其它相关信号;T3期间完成数据的访问;T4结束该总线周期。12.结合8086最小模式下总线操作时序图,说明ALE、M/IO#、DT/R#、RD#、READY信号的功能。答:ALE为外部地址锁存器的选通脉冲,在T1期间输出;确定总线操作的对象是存储器还是I/O接口电路,在T1输出;为数据总线缓冲器的方向控制信号,在T1输出;为读命令信号;在T2输出

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。