数电综合设计题.docx

数电综合设计题.docx

ID:59590842

大小:259.96 KB

页数:12页

时间:2020-11-14

数电综合设计题.docx_第1页
数电综合设计题.docx_第2页
数电综合设计题.docx_第3页
数电综合设计题.docx_第4页
数电综合设计题.docx_第5页
资源描述:

《数电综合设计题.docx》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、一、设计一个可控五进制计数器,当控制信号x=0时,电路保持原状态不变;当x=1时,电路工作在计数状态。原始状态表:次输态/入01输x现出态AABBBCCCDDDEEEA原始状态转换图X/0/0/1/BA1/1/0/EDC1/1/0/0/二、设计一个串行数据检测器,当连续发生输入3个或三个以上1时,输出为1,其他状态输入情况下输出为0.x/y1/00/0AB0/01/00/00/0DC1/11/1原始状态转换图次态输/入01输现出态AA/0B/0BA/0C/0CA/0D/1DA/0D/1原始状态图常用触发器的激励表RS触发器JK触发器T触发器D触

2、发器SRJKTD0?00X0X000?1101X111?001x1101?1x0x001例如:列出表所示电路的驱动方程X0000000000000100100100100100100011011011010010010010000010011001010010101001101110111001001100000000Q1QXQ2000001111000011xxx11xxx101Q1QXQ20000011110001101xxx11xxx1011Q1QXQ20000011110001101xxx11xxx1011由卡诺图写出驱动方程设计举例1

3、、设计一个任意位串行同步奇校验器。当串行输入的二进制数累计为奇数个1时,输出为1,否则输出为0.(1)状态图X/Y0/10/01/1AB1/0(2)状态表次态输/入01输现出态00/01/111/10/0(3)激励表X0000x0011x011011x1110x10(4)逻辑图XYJSETQCPKCLRQ2、试用jk触发器设计一个两位二进制可逆计数器,当输入控制信号法计数,当输入x=1时,按减法计数。输出y=1表示有进位或借位。1、状态转换图x=0时,计数器按加0/0X/Y00011/00/11/11/00/01/011100/02、激励表

4、XY000010X1X0001101XX1001011X01X001100X1X11100111X1X111110X0X1011001X11X0101000xx103、由卡诺图做出各触发器输入端和电路输出端卡诺图。XQ1Q0000001111001xx11xxXQ1Q000000111100xx11xx1XQ1Q0000001111001xx111xx1XQ1Q000000111100x11x1x11xXQ1Q000000111100111由驱动方程画逻辑图0&1000X0=1SET0>=1SET01JQ0JQ10Y&00000KCLRQKCL

5、RQCP组合逻辑电路的设计1、某产品有A、B、C、D四项质量指标。规定:A必须满足要求,其他三项中只要有任意两项满足要求,产品就算合格。试用门电路设计检验该产品质量的逻辑电路。解:1、列真值表。根据题意,取四个质量指标A、B、C、D为输入变量,且规定满足要求时取值为1,不满足要求时取值为0.此电路有一个输出变量,用F表示,且规定当产品及格时F=1,不合格时F=0.ABCDF0000000010001000011001000010100110001110100001001010101101101100111011111112、写逻辑表达式由真值表

6、可得3、化简表达式F=ABD+ABC+ACD4、根据表达式画出逻辑电路图逻辑图13、设X、Z均为三位二进制数,X为输入,Z为输出,要求两者之间有如下关系:当时,Z=X+2;当X<2时,Z=1;当X>5时,Z=0。试用一片3线-8线译码器74ls138构成实现上述要求的逻辑电路。解:1、列真值表。根据题意,取三位二进制数为输入变量,数为输出变量。列真值表如下:0000010010010101000111011001101011111100001110002、写逻辑表达式3逻辑电路图设计一个多数表决电路,以判别A、B、C三人中是否多数赞成。要求用四

7、选一选择器实现电路一列真值表。根据题意,取A、B、C三人的态度为输入变量,且规定赞同用1表示,否决用0表示;取表决结果为输出变量F,且规定多数赞同用1表示,多数反对用0表示。写逻辑表达式逻辑电路图AB0CC1A00001111D0D1D2FD3BCF000010100111000011101111A0A11/274LS153Y0设计一个多数表决电路,以判别A、B、C三人中是否多数赞成。要求用八选一选择器实现电路一列真值表。根据题意,取A、B、C三人的态度为输入变量,且规定赞同用1表示,否决用0表示;取表决结果为输出变量F,且规定多数赞同用1

8、表示,多数反对用0表示。ABCF00000010010001111000101111011111写逻辑表达式逻辑电路图1AA0/YBA074LS152

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。