MCS-51单片机的系统结构ppt课件.ppt

MCS-51单片机的系统结构ppt课件.ppt

ID:59416361

大小:1.14 MB

页数:63页

时间:2020-09-19

MCS-51单片机的系统结构ppt课件.ppt_第1页
MCS-51单片机的系统结构ppt课件.ppt_第2页
MCS-51单片机的系统结构ppt课件.ppt_第3页
MCS-51单片机的系统结构ppt课件.ppt_第4页
MCS-51单片机的系统结构ppt课件.ppt_第5页
资源描述:

《MCS-51单片机的系统结构ppt课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、AT89C51单片机系统结构IntelMCS系列单片机简介总体结构存储器配置并行I/O口时钟电路和复位电路1IntelMCS系列单片机简介MCS-51是美国Intel公司的8位高档单片机系列,也是我国目前应用最为广泛的一种单片机系列。8051/80C51是整个MCS-51系列单片机的核心,该系列其他型号的单片机都是在这一内核的基础上发展起来的。MCS-51单片机系列分为51和52子系列,并以芯片型号的末位数字加以标识。其中,51子系列是基本型,而52子系列是增强型。单片机型号带有字母“C”的,表示该单片机采用的是CHMOS工艺,具有低功耗的特点。8051的功耗

2、为630mW,而80C51的功耗只有120mW。简介2MCS-51系列单片机技术参数表子系列片内ROM形式片内ROM片内RAM寻址范围I/O特性中断源无ROMEPROM定时器并行口串行口51子系列8031805187514KB128B2×64KB2×164×81580C3180C5187C514KB128B2×64KB2×164×81552子系列8032805287528KB256B2×64KB3×164×81680C3280C5287C528KB256B2×64KB3×164×816简介3与80C51兼容的51系列单片机或51单片机。简介4简介ATMEL公司将Flash

3、存储器与80C51内核相结合,形成了AT89C5x系列。AT89C5x系列与MCS-51系列单片机在功能、引脚及指令系统方面完全兼容。又增加了一些新的功能,如看门狗定时器WDT、ISP(InSystemProgramming)及SPI串行接口等。5AT89C51单片机单片机的硬件结构IntelMCS系列单片机简介总体结构存储器配置并行I/O口时钟电路和复位电路6Flash总体结构-组成AT89C51单片机的基本组成7总体结构-组成8AT89C51单片机的引脚功能说明51单片机的封装形式有两种,一种是双列直插式(DIP)封装,另一种是方形封装。AT89C51的4

4、0个引脚可分为:1.电源引脚2根2.时钟引脚2根3.控制引脚4根4.I/O引脚32根AT89C51单片机是高性能的单片机,受到引脚数目的限制,采用引脚复用技术,部分引脚具有第二功能。总体结构-引脚9AT89C51单片机引脚图DIP引脚图逻辑符号总体结构-引脚10电源引脚(2根)VCC(40脚):电源端,接+5V电源。VSS(20脚):接地端。时钟引脚(2根)XTAL1(19脚):接外部晶振和微调电容的一端。采用外部时钟电路时,对HMOS型工艺的单片机,此引脚应接地;对CHMOS型而言,此引脚应接外部时钟的输入端。XTAL2(18脚):接外部晶振和微调电容的另一端。使用外部

5、时钟时,对HMOS型工艺的单片机,此引脚应接外部时钟的输入端;对CHMOS型而言,此引脚悬空。总体结构-引脚11控制引脚(4根)RST/VPD(9脚):复位信号/备用电源输入引脚。当RST引脚保持两个机器周期的高电平后,就可以使AT89C51完成复位操作。该引脚的第二功能是VPD,即备用电源的输入端,具有掉电保护功能。若在该引脚接+5V备用电源,在使用中若主电源VCC掉电,可保护片内RAM中的信息不丢失。ALE/PROG(-)(30脚):地址锁存允许信号输出/编程脉冲输入引脚。当CPU访问片外存储器时,ALE输出信号控制锁存P0口输出的低8位地址,从而实现P0口数据与低位地址

6、的分时复用。当AT89C51上电正常工作后,自动在ALE端输出频率为fosc/6的脉冲序列(fosc代表振荡器的频率)。该引脚的第二功能PROG是对8751内部4KBEPROM编程写入时,作为编程脉冲的输入端。VPP/EA(-)(31脚):外部程序存储器地址允许输入端/编程电压输入端。当EA(-)接高电平时,CPU执行片内ROM指令,但当PC值超过0FFFH时,将自动转去执行片外ROM指令;当EA(-)接低电平时,CPU只执行片外ROM指令。对于8031,由于其无片内ROM,故其EA(-)必须接低电平。该引脚的第二功能VPP是对8751片内EPROM编程写入时,作为21V编程电

7、压的输入端。PSEN(-)(29脚):片外ROM读选通信号端。在读片外ROM时,PSEN(-)有效,为低电平,以实现对片外ROM的读操作。总体结构-引脚12I/O引脚(4×8=32根)P0.0~P0.7(39~32脚):P0口的8位双向I/O口线。P0口即可作地址/数据总线使用,又可作通用的I/O口使用。当CPU访问片外存储器时,P0口分时先作低8位地址总线,后作双向数据总线,此时,P0口就不能再作I/O口使用了。P1.0~P1.7(1~8脚):P1口的8位准双向I/O口线。P1口作为通用

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。