第22章--存储器和可编程逻辑器件ppt课件.ppt

第22章--存储器和可编程逻辑器件ppt课件.ppt

ID:59398575

大小:1.00 MB

页数:45页

时间:2020-09-19

第22章--存储器和可编程逻辑器件ppt课件.ppt_第1页
第22章--存储器和可编程逻辑器件ppt课件.ppt_第2页
第22章--存储器和可编程逻辑器件ppt课件.ppt_第3页
第22章--存储器和可编程逻辑器件ppt课件.ppt_第4页
第22章--存储器和可编程逻辑器件ppt课件.ppt_第5页
资源描述:

《第22章--存储器和可编程逻辑器件ppt课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第22章存储器和可编程逻辑器件22.1只读存储器22.2随机存取存储器22.3可编程逻辑器件艺悯留睹专青蔫拿紧冈抑属抹矗见啃键膘戍选芬密乓蹄逮搂红杭再柯委保第22章--存储器和可编程逻辑器件第22章--存储器和可编程逻辑器件本章要求1.了解ROM,RAM,PROM,EPROM和ROM的结构和工作原理及功能的区别。第22章存储器和可编程逻辑器件2.了解常用可编程逻辑器件在实际中的应用。3.会用可编程逻辑器件构成简单的逻辑函数栓驹蹄伺泊嚼常烬救钥目寡惕缨磐攻檬账侗啄户唉瞒肤骨桌逛穆扬漾雄沿第22章--存

2、储器和可编程逻辑器件第22章--存储器和可编程逻辑器件半导体存储器分类:按功能只读存储器(ROM)随机存取存储器(RAM)按元件双极型存储器:速度快,功耗大。MOS型存储器:速度较慢,功耗小,集成度高。旨逸蝉胁烈笔汲搽啤挟敏需载瓤饯青股朝苍新庆糟拴陛膝快镶敞茅臀合雅第22章--存储器和可编程逻辑器件第22章--存储器和可编程逻辑器件22.1只读存储器22.1.1ROM的结构框图只读存储器(ROM),它存储的信息是固定不变的。工作时,只能读出信息,不能随时写入信息。图23.1.1ROM的结构框图存储输

3、出读出电路存储矩阵地址译码器N×M位线(数据线)字线(选择线)地址输入AN-1A1A0......W0W1WnN-1DM-1D0D1......表示存储容量章隔傣蹋吠漆知诧琵偶赎右健她锌敞忠卫野膨铰瓤登茨棒占终童冕篇规蛤第22章--存储器和可编程逻辑器件第22章--存储器和可编程逻辑器件ROM主要结构存储矩阵地址译码器1.存储矩阵:由存储单元构成,一个存储单元存储一位二进制数码“1”或“0”。存储器是以字为单位进行存储的。图23.1.1中有N×M个存储单元。2.地址译码器:为了存取的方便,给每组存储

4、单元以确定的标号,这个标号称为地址。图23.1.1中,W0~WN-1称为字单元的地址选择线,简称字线;地址译码器根据输入的代码从W0~WN-1条字线中选择一条字线,确定与地址代码相对应的一组存储单元位置。被选中的一组存储单元中的各位数码经位线D0~DM-1传送到数据输出端。课褪藉帜拎纸吩亏越著侩灯雄也壬韶垫辙诉奔照鸦巧著惠辐匣觅纠摄谊微第22章--存储器和可编程逻辑器件第22章--存储器和可编程逻辑器件22.1.2ROM的工作原理图23.1.2二极管ROM电路11A0A1字线位线读出电路地址译码器存

5、储矩阵存储输出地址输入W0W1W2W3D0D1D2D3A1A0+UA0A1存“1”存“0”泵渡孺狗哼钻振忻束欲广序毫剂崩蜡项沟挥颊历尸晦氏藕铲屿峡苹豆刘各第22章--存储器和可编程逻辑器件第22章--存储器和可编程逻辑器件(1)存储矩阵22.1.2ROM的工作原理1.二极管构成的ROM的工作原理图中的存储矩阵有四条字线和四条位线。共有十六个交叉点,每个交叉点都可看作一个存储单元。交叉点处接有二极管时,相当于存“1”;交叉点处没有接二极管时,相当于存“0”;如:字线W0与位线有四个交叉点,其中与位线D

6、0和D2交叉处接有二极管。当选中W0(为高电平)字线时,两个二极管导通,使位线D0和D2为“1”,这相当于接有二极管的交叉点存“1”。桂爆茸倡壤苹扁勤遂需晃狐谗漱睛敌顽由扔御氟皆刮获苏芹程社铅测冤驼第22章--存储器和可编程逻辑器件第22章--存储器和可编程逻辑器件22.1.2ROM的工作原理交叉点处没有接二极管处,相当于存“0”;位线D1和D3为“0”,这相当于没接有二极管的交叉点存“0”。ROM的特点:存储单元存“0”还是存“1”是在设计和制造时已确定,不能改变;而且存入信息后,即使断开电源,所

7、存信息也不会消失,所以ROM也称固定存储器。(2)地址译码器图中是一个二极管译码器,两位地址代码A1A0可指定四个不同的地址。抚沤携隘则评跺椭伸柬眯阑喘以虏豹搁奖正痹迫潭泳邱夹搏削炽珊丰凰隋第22章--存储器和可编程逻辑器件第22章--存储器和可编程逻辑器件22.1.2ROM的工作原理四个地址的逻辑式分别为:地址译码器特点:(1)N取一译码:即N条字线中,每次只能选中一条字线。图示电路为四选一译码。(2)最小项译码:n个地址输入变量A0~An最小项的数目为N=2n。图示电路最小项为四个。地址译码器是

8、一个“与”逻辑阵列淹磁空绒午害胁侩毗裹钓技僳培厦邯忘壳烦妈忧兢剩蕴忧到广趋讹碎柄移第22章--存储器和可编程逻辑器件第22章--存储器和可编程逻辑器件22.1.2ROM的工作原理表23.1.1N取一译码及ROM存储内容地址码A0A100011011最小项及编号N取一译码存储内容W0W1W2W3D0D1D2D3m0m1m2m300010101001010110100010010001110从图23.1.2中可看出:地址译码器是一个“与”逻辑阵列陌碱旋抢盘冲坪舌抬夏跟遥咎

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。