AltiumDesigner自学电子笔记.doc

AltiumDesigner自学电子笔记.doc

ID:59256972

大小:4.15 MB

页数:50页

时间:2020-09-08

AltiumDesigner自学电子笔记.doc_第1页
AltiumDesigner自学电子笔记.doc_第2页
AltiumDesigner自学电子笔记.doc_第3页
AltiumDesigner自学电子笔记.doc_第4页
AltiumDesigner自学电子笔记.doc_第5页
资源描述:

《AltiumDesigner自学电子笔记.doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第一天AltiumDesigner概述a.(1)电子开发辅助软件的发展;(2)软件安装及破解;(3)软件开发环境;(4)软件功能;(5)preferencesetting(优先项)b.(1)help文档knowledgecenter和shortcutkeys;(2)基本的窗口操作(移动、合并、splitvertical垂直分割、openinnewwindow);(3)referencedesignsandexampals;(4)homepage;第二天电子设计基础知识a.(1)PCB(Printed

2、CircuitBoard)印制电路板设计流程:双面覆铜板下料叠板数控钻导通孔检验、去毛刺涮洗化学镀(导通孔金属化,全板电镀覆铜)检验涮洗网印负性电路图形、固化(干膜或湿膜曝光,显影)检验、修版线路图形电镀电镀锡(抗腐蚀镍/金)去印料(感光膜)刻蚀铜(退锡)清洁刷洗网印阻焊图形(常用热固化绿油)清洁、干燥网印标记字符图形、固化(喷锡)外形加工清洗、干燥电气通断检测检验包装成品出厂;(2)EDA设计基本流程:原理图设计网络报表的生成印制板的设计;(3)印制板总体设计的基本流程:原理图设计原理图仿真网络报

3、表的生成印制板的设计信完整性分析文件储存及打印;(4)原理图的一般设计流程:启动原理图编辑器设置原理图图纸设置工作环境装载元件库放置元件并布局原理图布线原理图的电气检查网络报表及其他报表的生成文件储存及打印;(5)PCB设计的一般流程:启动印制板编辑器设置工作环境添加网络报表设置PCB设计规则放置原件并布局印制电路板布线设计规则检查各种报表的生成文件储存及打印;(6)基本概念:层(Layer):印制电路板的各铜箔层;过孔(Via):为连通各层之间的线路的公共孔;埋孔(Buriedvias):中间一层

4、到表面,不穿透整个板子;盲孔(Blindvias):只连接中间几层的PCB,在表面无法识别其位置;丝印层(Overlay):标志图案代号和文字;网格填充区(ExternalPlane):网状铜箔;填充区(FillPlane):完整保留铜箔;SMD封装:表面焊装器件;焊盘(Pad);膜(Mask):元件面助焊膜,元件面阻焊膜;(7)印制板的基本设计准则抗干扰设计原则热设计原则抗振设计原则可测试型设计原则b.(1)抗干扰设计原则1.电源线的设计:(1)选择合适的电源;(2)尽量加宽电源线;(3)保证电源

5、线、底线走线与数据传输方向一致;(4)使用抗干扰元器件(磁珠、磁环、屏蔽罩、电源滤波器);(5)电源入口添加去耦电容2.地线的设计:(1)模拟地与数字地分开;(2)尽量采用单点接地;(3)尽量加宽地线;(4)将敏感电路连接到稳定的接地参考源;(5)对PCB板进行分区设计,把高宽带的噪声电路与低频电路分开;(6)尽量减少接地环路的面积3.元器件的配置:(1)不要有过长的平行信号线;(2)保证PCB的时钟发生器、晶振和CPU的时钟输入端尽量靠近,同时远离其他低频器件;(3)元器件应围绕核心器件进行配置,

6、尽量减少引线长度;(4)对PCB板按频率和开关特性进行分区布局,保证噪声元器件和非噪声元器件的距离;(5)考虑PCB板在机箱中位置和方向(放出热量高的器件在机箱上方);(6)缩短高频元件之间的引线以减小热量和电磁干扰;4.去耦电容的配置:(1)每10个集成电路要加一片充放电电容(一般10uF);(2)引线式电容用于低频,贴片式电容用于高频;(3)每个集成芯片要布置一个0.1uF的陶瓷电容;(4)对抗噪声能力弱、关断时电源变化大的器件(RAM、ROM的电源与地线之间)要加高频去耦电容;(5)电容之间不

7、要共用过孔;(6)去耦电容引线不能太长5.降低噪声和磁干扰的原则:(1)尽量采用45度折线而不是90度折线(减少对外发出信号与耦合);(2)用串联电阻的方法来降低电路信号边沿的跳变速率同时也能吸收接受端的反射;(3)石英晶振的外壳要接地,石英晶振下面也不能走线;(4)闲置不用的门电路输出端不要悬空,闲置的运放正极端接地,负极端接输出端;(5)时钟线垂直于I/O线时干扰小,时钟线的引脚要远离I/O电缆;(6)尽量让时钟线周围的电动势趋于零(一般采用用地线把时钟区隔离起来的措施),同时时钟线也应尽量短;

8、(7)I/O驱动电路尽量靠近PCB的边缘;(8)任何信号不要形成回路,如果无法避免则应当尽量减少回路面积;(9)对高频板,电容的分布电感不能忽略,电感的分布电容也不能忽略;(10)通常功率线、交流线尽量布置在和信号线不同的板子上;6.其他设计原则:(1)CMOS的未使用引脚要通过电阻接地或接电源;(2)用RC电路来吸收继电器等原件的放电电流;(3)总线上加10K左右上拉电阻有助于抗干扰;(4)采用全译码有更好的抗干扰性;(5)元器件不用引脚通过10K电阻接电源;(6)

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。