欢迎来到天天文库
浏览记录
ID:59155504
大小:140.13 KB
页数:9页
时间:2020-09-15
《《数字电子技术》模拟试题一和答案.docx》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、《数字电子技术》模拟试题一 一、单项选择题(本题共10小题每小题2分,20分) 1.下列四个数中,与十进制数(163)D不相等的是( )。 A、(A3)H B、()B C、(1)8421BCD D、(203)O 2.函数 的标准与或表达式是( )。 A、F=∑m(0,2,3,5) B、F=∑m(1,4,5,6,7) C、F=∑m(0,2,3) D、F=∑m(0,1,5,7) 3.下列说法不正确的是( )。 A、当高电平表示逻辑0、低电平表示逻辑1时称为正逻辑 B、三态门
2、输出端有可能出现三种状态(高阻态、高电平、低电平) C、OC门输出端直接连接可以实现正逻辑的线与运算 D、集电极开路的门称为OC门 4.引起组合逻辑电路竞争与冒险的原因是( )。 A、逻辑关系错 B、干扰信号 C、电路延时 D、电源不稳定 5.为实现将JK触发器转换为D触发器,应使( )。 6.74390为集成异步十进制加计数器芯片,其初始状态为Q3Q2Q1Q0=1001,经过6个CP脉冲后,计数器的状态为( )。 A、0000 B、0011 C、0100 D、0101
3、 7.一片64k×8存储容量的只读存储器(ROM),有( )。 A、64条地址线和8条数据线 B、64条地址线和16条数据线 C、16条地址线和8条数据线 D、16条地址线和16条数据线 8.对电压、频率、电流等模拟量进行数字处理之前,必须将其进行( )。 A、直接输入 B、随意 C、D/A转换 D、A/D转换 9.石英晶体多谐振荡器的突出优点是()。 A、振荡频率稳定 B、电路简单 C、速度高 D、输出波形边沿陡峭 10.用555定时器构成单稳态触发器,其输出脉宽为(
4、)。 A、0.7RC B、1.1RC C、1.4RC D、1.8RC 二、判断题(本题共10小题,每题2分,共20分) ( )1.在二进制与十六进制的转换中,有下列关系:(10001)B=(9DF1)H ( )2.8421码和8421BCD码都是四位二进制代码。 ( )3.二进制数1001和二进制代码1001都表示十进制数9。 ( )4.如果逻辑等式A+C=B+C成立,那么一定有B=C。 ( )5.TTL门电路的速度快,CMOS门电路的功耗小。 ( )6.OC与非门的输出端
5、可以并联运行,实现“线与”关系,即L=L1·L2 ( )7.无论是TTL门电路驱动CMOS门电路,还是CMOS门电路驱动TTL门电路,都应加接口电路。 ( )8.集成译码器芯片不仅可以完成译码的功能,还可以实现逻辑函数产生器和数据分配器使用。 ( )9.数字电路中最基本的运算电路是加法器。 ( )10.要改变触发器的状态,必须有CP脉冲的配合。 三、逻辑函数式的化简(共2小题,1小题4分,2小题6分,共10分) 四、组合逻辑电路分析设计(共2小题,1小题10分,2小题15分,共25分
6、) 1.逻辑电路如图所示,写出逻辑表达式,并化简为最简与或表达式,说明电路的逻辑功能。 2.设有组合逻辑部件,不知内部结构,测得其输入波形A,B,C与输出波形L如图所示, 1)试列写出真值表,写出最小项表达式; 2)画出由74138译码器和门电路构成逻辑图; 3)画出由74151数据选择器构成逻辑图。 五、时序逻辑电路的分析和设计(1小题8分,2小题7分,3小题10分,共25分) 1.设负边沿JK触发器的初始状态为0,CP、J、K信号如图所示,试画出Q端的波形。
7、 2.请把D触发器转换为T触发器,写出步骤,画出电路图。 3.试用集成计数器74390和集成计数器74LS161设计8进制计数器。 《数字电子技术》模拟试题一 参考答案 一、单项选择题(本题共10小题每小题2分,20分) 1.D 2.C 3.A 4.C 5.B 6.D 7.C 8.D 9.A 10.B 二、判断题(本题共10小题,每题2分,共20分) 1.√ 2.× 3.× 4.× 5.√ 6.√ 7.× 8.√ 9.√ 10.× 三、逻辑函数式的化简(
8、共2小题,1小题4分,2小题6分,共10分) 四、组合逻辑电路分析设计(共2小题,1小题10分,2小题15分,共25分) 五、时序逻辑电路的分析和设计(1小题8分,2小题7分,3小题10分,共25分)
此文档下载收益归作者所有