数电数字钟实训教案.doc

数电数字钟实训教案.doc

ID:58854050

大小:269.00 KB

页数:8页

时间:2020-09-23

数电数字钟实训教案.doc_第1页
数电数字钟实训教案.doc_第2页
数电数字钟实训教案.doc_第3页
数电数字钟实训教案.doc_第4页
数电数字钟实训教案.doc_第5页
资源描述:

《数电数字钟实训教案.doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、数字钟教案一、目标与要求:(1)掌握数字钟的工作原理。(2)掌握典型集成芯片的功能的使用。(3)能通过实际电路方案的分析比较、设计计算、元器件选取和安装调试等环节,初步掌握简单实用电路的分析方法和工程设计方法。(4)掌握调试过程和方法:检查电路、分块调试、静态调试、/动态调试、整机联调和指标测试。(5)能独立解决自行设计过程中遇到的问题。二、实验仪器1、示波器2、直流电压源3、函数信号发生器4、电子课程设计实验箱5、数字万用表6、所需主要元器件及耗材:芯片74LS00,74LS48,CD4518,CD4060,一位数码管,74LS74等三、数字钟的功能要求1、

2、基本功能①准确计时,以数字形式显示时、分、秒的时间②小时的计时要求为“24翻1”,分和秒的计时要求为60进位2、扩展功能校正时间数字钟电路系统由主体电路和扩展电路两大部分所组成,各模块简介以下:①振荡器振荡器产生的稳定的高频脉冲信号,作为数字钟的时间基准,再经分频器输出标准秒脉冲。②计数器秒计数器计满60后向分计数器进位,分计数器计满60后向小时计数器进位,时计数器按照“12翻1”规律计数。③计数器的输出经译码器送显示器。④计时出现误差时可以用校时电路进行校时、校分、校秒⑤扩展电路必须在主体电路正常运行的情况下才能进行功能扩展四、理论设计的步骤与方法数字电路装

3、置是运用数字电子技术实现某种功能的电路系统.本课程设计包括:数字电路的理论设计即逻辑设计,安装调试,并最后做出符合指标要求的数字电路装置.有关安装调试的内容在后面介绍.电路的逻辑设计,通常称为电路的预设计。五、数字钟的组成和原理数字钟一般由石英振荡器、分频器、计数器、译码器/驱动器、显示器以及校时和报时等几部分组成。这些都是数字电路中应用最广泛的基本电路。逻辑框图如图3-1-1所示,石英晶体振荡器产生的脉冲信号送到分频器,分频器将振荡器输出的脉冲信号分成每秒一次(1HZ)的方波作为秒脉冲,秒脉冲信号送入计数器进行计数,并把累计的结果通过译码以“时”、“分”、“

4、秒”的十进制数字显示出来。“秒”、“分”计数均由两级计数器组成的六十进制计数电路实现。“时”计数由两级计数器组成的十二或二十四进制计数电路来实现。所有计数结果由对应的译码器和LED(或LCD)数码管显示出来。1.石英晶体振荡器振荡器是计时器的重要组成部分。它主要用来产生时间标准信号,经分频后得到秒时间脉冲。因此数字钟的精度取决于石英晶体振荡器。从数字钟的精度考虑,晶振频率越高,钟的计时准确度就愈高,但这将使振荡器的耦电量增大,分频电路的级数也要增加,因此一般选取石英晶体频率为32678HZ,这样也便于分频得到1HZ的信号。振荡电路如图1-1-1所示。由石英晶体

5、、微调电容等元器件构成。电容C1、C2与晶体共构成Π网络,完成正反馈选频。图1-1-12.计数电路经过分频器得到的1HZ的秒脉冲信号被送到计时电路,计时电路由六级计数器构成。完成“时”、“分”、“秒”计数。其中“秒”、“分”计数均为六十进制,“时”为十二或二十四进制。由于集成电路的发展,人们不再用触发器去设计这些计数电路,而是使用中规模计数器,采用反馈归零的方法去实现,即当计数状态达到所需模值后,经门电路或触发器译码,反馈产生“复位”脉冲,使计数器清零,然后重新进行下一个循环。(1)二十四进位(2)六十进位4.译码、显示电路译码电路采用专用译码器。其功能是将“

6、时”、“分”、“秒”计数器中计数的输出状态(8421BCD)翻译成七段数码管能显示十进制数所要求的电信号,然后经数码显示器,把数字显示出来。课程设计选用译码器是TTL:74LS48。显示器采用七段一位LED数码管。电路的连接框图如下:图1-1-2译码显示电路的连接5.计数电路可选用TTL系列计数器,可选双计数器,可选用清零法或置数法来实现两个60进制计数电路、一个24进制计数电路。本设计推荐采用CD4518双十进制计数器实现所需6.CD4518基本功能CD4518计数器为D型触发器,具有内部可交换CP和EN线,在对钟上升沿域卜-降沿加计数。其引出端排列和功能表

7、分别见图1-1-3和表1所示。图1-1-3CD4518引出端排列表21CD4518功能表其中,CR线为高电平时,计数器清零。显然,在单个单元运算中,EN输入保持高电平,在CP上升沿进位。7功能部件之间的连接7.1时钟源与计数器及校时电路之间的连接时钟源提供的信号送至秒个位计数器的CP输入端;时钟源提供的信号同时送至校分电路和校时电路的校准输入端a7.2计数器与计数器之间的连接将秒计数器的清零信号送至校分电路的正常输入端作为向分计数器的进位信号;分计数器的清零信号送至校时电路的正常输入端作为向时计数器的进位信号。7.3计数器与译码显示器之间的连接作为信号连接,将

8、各计数器的Q3、Q2、Q1、Q0分别送

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。