欢迎来到天天文库
浏览记录
ID:58792975
大小:1.79 MB
页数:58页
时间:2020-10-03
《微机原理与接口技术课件:07 dma控制器8237a.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、1DMA控制器概要28237A的编程结构和外部引脚38237A的工作模式和模式寄存器48237A的工作时序58237A的控制寄存器和状态寄存器68237A各寄存器对应的端口地址目录1DMA控制器概述一、DMA(DirectMemoryAccess)控制器概念数据传送三种方式:查询、中断和DMA(直接存储器存取)查询、中断:需要累加器中转;修改地址、判断结束软件完成;DMA:不经过累加器;地址修改、判断结束硬件实现;主要用于高速、大批量数据传送。如磁盘存取、高速数据采集;以增加硬件的复杂性为代价;DMA传送期间CPU挂起,可能影响中断响应与处理。不适用于小系统、速度要
2、求不高、数据不大的系统。1DMA控制器概述一、DMA控制器概念:DMA(DirectMemoryAccess):直接存储器存取技术,是一种不需要CPU干预也不需要软件介入的高速数据传送方式。CPU只是启动DMA过程,但是不干预这一过程,整个DMA过程是由硬件自动完成的,也不需要软件的介入。在DMA控制器的控制下,可以实现外设到和内存,内存到内存的数据传输。DMA控制器内存外设无需CPU指令1DMA控制器概述二、DMA控制器工作过程:DMA控制器的工作过程分为四个阶段,分别是:申请阶段响应阶段数据传送阶段传送结束阶段。1DMA控制器概述二、DMA控制器工作过程---申
3、请阶段I/ODMACCPUDMA请求DREQ①总线请求HRQ②1.外设向DMAC发出DMA请求信号DREQ(DMARequest);2.DMAC向CPU发总线请求信号HRQ(HoldRequest)。1DMA控制器概述二、DMA控制器工作过程--响应阶段1.CPU向DMA发总线保持回答信号HLDA。状态:CPU让出总线,DMAC为主控者。CPUI/ODMACDMA请求①总线请求②总线响应HLDA③1DMA控制器概述二、DMA控制器工作过程--数据传送阶段1.DMAC向外设发DMA请求回答信号DMACK,选中外设。2.并通过AB选中内存单元3.通过DB将数据从源端传送
4、到目的端。I/ODMACDMA请求①总线请求②DMA响应DMAC④CPU总线响应HLDA③1DMA控制器概述二、DMA控制器工作过程--传送结束阶段1.数据传送完毕,DMAC向外设传送“过程结束”信号EOP。2.DMAC向CPU交回总线,CPU重新获得总线的控制权。数据传送结束①I/ODMACCPU数据传送结束②型号通道数数据块长度最高速率M/S传送类型8257416K0.5MI/O8237A-5464K1.6MI/OMMZ8410A164K2MI/OMMI/OI/OMC68B44464K2MI/O1DMA控制器概述几种常见DMAC28237A的编程结构和外部引脚一
5、、8237A的主要特点:(1)一个芯片中有4个独立的DMA通道。(2)可以实现内存与外设,内存与内存的数据传输。(3)每一个通道的DMA请求都可以被允许或禁止。(4)每个通道的DMA请求有不同的优先级,即可以是固定优先级,也可以是循环优先级。(5)每个通道一次传送的最大字节数为64KB。(6)8237A提供4种传送方式:单字节传送方式、数据块传送方式、请求传送方式和级连传送方式。二、8237A的编程结构图(1):2.18237A的编程结构2.18237A的外部引脚三、8237A的外部引脚--引脚图:8237A是有40个引脚的双列直插式芯片。40个引脚分成两组:一组与
6、CPU的连接;一组与I/O接口的连接。2.18237A的外部引脚三、8237A的外部引脚:1.DREQ0-DREQ3:(DMARequest)DMA请求信号。由外设输入,信号极性可编程决定2.HRQ(HoldRequest):总线请求信号。输出,高电平有效。8237A向CPU请求使用总线。3.HLDA(HoldAcknowledge):总线响应信号。输入,高电平有效。CPU对HRQ的回答,表示已让出总线控制权。4.DACK0-DACK3:(DMAAcknowledge)DMA应答信号。DMAC向外设输出,信号极性可编程决定。2.18237A的外部引脚三、8237A的
7、外部引脚:5.A3-A0:(Adress)地址信号。双向,DMAC控制总线时,输出16位地址中的A3-A0。CPU控制总线时,输入,选中某个寄存器。6.A7-A4:(Adress)地址信号。输出16位地址中的A7-A4(访问存储器)用。7.DB7-DB0:(DataBus)数据/地址复用线。双向,8位数据线,传送CPU的控制命令,和内部寄存器的内容。作为地址高8位锁存。2.18237A的外部引脚三、8237A的外部引脚:8.IOR:(I/ORead)I/O读信号。三态双向,低电平有效。作主模块时:输出,给I/O设备发读命令。作从模块时:输入,接收来自CPU的读命
此文档下载收益归作者所有