PHY芯片布局布线注意事项.doc

PHY芯片布局布线注意事项.doc

ID:57689806

大小:13.00 KB

页数:2页

时间:2020-09-01

PHY芯片布局布线注意事项.doc_第1页
PHY芯片布局布线注意事项.doc_第2页
资源描述:

《PHY芯片布局布线注意事项.doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、PHY芯片布局布线注意事项:1、推荐使用4层PCB板(从顶层到底层):主要信号层、地层、电源层、信号层;2、网络变压器尽量靠近RJ45或DB9端子;3、50Ω电阻(终端电阻)尽量靠近PHY芯片的RXI+/-和TXO+/-引脚;4、优先布RXI+/-和TXO+/-线对,尽量保持线对平行、等长、短距,避免过孔、交叉;5、若空间足够,考虑在RXI+/-和TXO+/-线对间布保护地线,保护地线必须每隔一段距离要有接地孔;6、在网络接口布线区域(PHY+网络变压器+RJ45/DB9端子)应避免除网络信号以外的

2、其它信号线;7、网络变压器至RJ45/DB9端子区域不能有任何电源或地平面,如图2示;8、信号线远离大地(chassisground),如图2示;9、RJ45/DB9端子金属外壳和未用引脚通过电阻网络和0.1uf/2KV旁路电容连接至大地,如图1示;10、BandGap电阻(6.8K±1%)尽量靠近PHY芯片引脚,并在此电阻附近不要走高速信号线,如图1示;11、AVCC与DVCC用磁珠连接(75Ω,100MHz),磁珠的每一边用10uf旁路电容连接至地,参考图3;12、PHY芯片每个电源引脚接两个退

3、耦电容,0.1uf和0.01uf各一个,退耦电容必须尽量靠近电源焊盘;13、网络变压器中心抽头AVDD和AGND之间布一个0.01uf的退耦电容,且使退耦电容尽量靠近中心抽头;14、PHY芯片所有模拟地引脚(PIN5,6,46)不能直接短接,直接连到模拟地平面上;15、模拟地AGND、数字地DGND、大地chassisGND如何连接?(参见图2、3,思考原因)16、电源、地平面分割线宽度(应在100mil以上)。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。