《计算机组成原理A》判断题.doc

《计算机组成原理A》判断题.doc

ID:57680036

大小:19.50 KB

页数:2页

时间:2020-08-31

《计算机组成原理A》判断题.doc_第1页
《计算机组成原理A》判断题.doc_第2页
资源描述:

《《计算机组成原理A》判断题.doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、Cache的地址映射中,直接映射的地址变换速度快,硬件容易实现,但命中率略低。(√)Cache的地址映像中,直接映像的地址变换速度快,硬件容易实现,但命中率略低。(√)CPU访问存储器的时间是由存储器的容量决定的,存储器容量越大,访问存储器所需的时间越长。×DMA控制器通过中断向CPU发DMA请求信号。√MIPS计算机的运算器部件,主要由128个寄存器组成的寄存器堆和一个执行数据运算的ALU组成。√按数据传送方式的不同,计算机的外部接口可分为串行接口和并行接口两大类。(√)按主机与接口间的数据传送方式,输入/输出接口可分为串行接口和并行接口。√半导体ROM信息可读可写,且断电后仍能保

2、持记忆。(×)变址寻址方式中,操作数的有效地址等于变址寄存器内容加上形式地址。(√)变址寻址需要在指令中提供一个寄存器编号和一个数值。√补码加减法中,操作数用补码表示,两数相加减,符号位单独处理,减法用加法代替(×)采用变形补码进行加减法运算可以避免溢出。(×)程序计数器PC主要用于解决指令的执行次序。(√)程序计数器的位数取决于存储器的容量,指令寄存器的位数取决于指令字长。(√)存储芯片中包括存储体、读写电路、地址译码电路和控制电路。(√)存取时间是指连续两次读操作所需间隔的最小时间。×定点补码运算时,其符号位不参加运算。×定点数的表示范围有限,如果运算结果超出表示范围,称为溢出。

3、√定点小数表示中,只有补码能表示-1(√)定点小数表示中,只有补码能表示-1。(√)浮点加减法运算时采用的√阶原则是大阶向小阶看齐。×浮点数数的表示范围取决于尾数的位数,精度取决于阶码的位数。(X)浮点运算指令√用于科学计算的计算机是很必要的,可以提高机器的运算速度。√海明校验码是√多个数据位使用多个校验位的一种检错纠错编码方案,不仅可以发现是否出错,还能发现是哪一位出错。(√)基地址寻址方式中,操作数的有效地址等于基址寄存器内容加上形式地址√计算机“运算速度”指标的含义是指每秒钟能执行多少条操作系统的命令。×计算机的流水线中,每个阶段只完成一条指令的一部分功能,不同阶段并行完成流水

4、线中不同指令的不同功能。(√)计算机的指令越多,功能越强越好。×计算机中的流水线是把若干个子过程合成为一个过程,使每个子过程实现串行运行。(×)计算机中的流水线是把一个重复的过程分解为若干个子过程,每个子过程与其他子过程并行运行。(√)两补码相加,采用1位符号位,当最高位有进位时表示结果产生溢出(×)每个指令执行步骤,控制器都将为计算机的各部件产生一个控制信号。(×)奇偶校验可以校验奇数个位的出错,并能确定出错的位置(×)奇偶校验码不能发现多位数据错)误。×奇偶校验码可以检测出奇数个位的错误,但不能确定出错的位置。√奇偶校验码可以校验奇数个位的出错,并能确定出错的位置。(×)闪存中保

5、存的信息必须不断刷新,否则将会丢失。×使用高速缓存是为了提高主存的容量。(X)是否出错,还能发现是哪一位出错。(√)随机访问存储器包括静态存储器SRAM、动态存储器DRAM和只读存储器ROM。(×)随着CPU速度的不断提升,程序查询方式很少被采用的原因是CPU与外设串行工作。(√)同步通信方式下,所有设备都从同一个时钟信号中获得定时信息。(√)微程序控制器的运行速度一般要比硬连线控制器更快。×微程序控制器中,每一条机器指令由一段用微指令编成的微程序来解释执行(√)相对寻址方式中,操作数的有效地址等于程序计数器内容与偏移量之和。(√)选择运算结果并输出的功能。(√)压缩十进制表示方式在

6、一个字节中存放两个十进制数,称为BCD码。√一个指令周期通常包含读取指令、指令译码、ALU执行、内存读写和数据写回5个步骤。(X)溢出是指所要表示的数超出了机器所能表示的范围。√引入虚拟存储系统的目的,是为了加快外存的存取速度(×)硬连线控制器中,每条指令不同的执行步骤是通过控制信号形成部件的不同编码状态来区分的。(×)运算器内部寄存器的个数与系统运行的速度无关。(X)运算器内部寄存器的个数与系统运行的速度无关。(X)运算器芯片Am2901包含三组三位控制信号,分别用来控制8种运算功能,8个数据来源和选择运算结果并输出的功能。√在Cache的地址映射中,全相联映射是指主存中的任意一字

7、块均可映射到Cache内任意一字块位置的一种映射方式。(√)在采用DMA方式高速传输数据时,数据传送是通过为DMA专设的数据总钱传输的。(X)在程序的执行过程中,Cache与主存的地址映像是由操作系统来管理的(×)在多周期CPU系统中,不是所有指令使用相同的执行时间,而是指令需要几个周期就为其分配几个周期。(√)在三总线计算机系统中,外设和主存单元统一编制,可以不使用1/0指令(×)在三总线计算机系统中,外设和主存单元统一编制,可以不使用I/O指令。(×)

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。