2010南京信息工程大学《计算机组成原理》试卷B.doc

2010南京信息工程大学《计算机组成原理》试卷B.doc

ID:57677930

大小:42.00 KB

页数:3页

时间:2020-08-31

2010南京信息工程大学《计算机组成原理》试卷B.doc_第1页
2010南京信息工程大学《计算机组成原理》试卷B.doc_第2页
2010南京信息工程大学《计算机组成原理》试卷B.doc_第3页
资源描述:

《2010南京信息工程大学《计算机组成原理》试卷B.doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、南京信息工程大学试卷2009-2010学年第2学期计算机组成原理课程试卷(B卷)本试卷共4页;考试时间120分钟;任课教师;出卷时间2010年6月计算机与软件学院网络工程专业2008年级1、2班学号姓名得分一、填空题(每空1分,共20分)1、计算机系统是一个由、组成的多级层次结构,它通常由程序级、一般机器级、操作系统级、汇编语言级、高级语言级组成,每一级上都能进行程序设计,且得到下面各级的支持。2、存储______并按______顺序执行,这是型计算机的工作原理。3、双端口存储器和多模块交叉存储器属于并行存储

2、器。前者采用并行技术,后者采用并行技术。4、主存与cache的地址映射有、、三种方式。5、按照主存-外存层次的信息传送单位不同,虚拟存储器有、、三类。6、指令格式是指令字用代码表示的结构形式,通常由字段和字段组成。7、硬布线控制器的基本思想是:某一是指令操作码译码输出、时序信号和状态条件信号的逻辑函数,即用布尔代数写出逻辑表达式,然后用和等器件实现。二、选择题(每小题1分,共10分)1、计算机系统中的存储器系统是指______。ARAM存储器BROM存储器C主存储器D主存储器和外存储器2、相联存储器是按__

3、____进行寻址的存储器。A地址方式B堆栈方式C内容指定方式D地址方式与堆栈方式3、主存储器和CPU之间增加cache的目的是______。A解决CPU和主存之间的速度匹配问题B扩大主存储器容量C扩大CPU中通用寄存器的数量D既扩大主存储器容量,又扩大CPU中通用寄存器的数量4、为了便于实现多级中断,保存现场信息最有效的办法是采用______。A通用寄存器B堆栈C存储器D外存5、双端口存储器在______情况下会发生读/写冲突。A.左端口与右端口的地址码不同B.左端口与右端口的地址码相同C.左端口与右端口的数

4、据码不同D.左端口与右端口的数据码相同6、微程序控制器中,机器指令与微指令的关系是______。A.每一条机器指令由一条微指令来执行B.每一条机器指令由一段微指令编写的微程序来解释执行C.每一条机器指令组成的程序可由一条微指令来执行D.一条微指令由若干条机器指令组成7、二地址指令中,操作数的物理位置可安排在______。A栈顶和次栈顶B两个主存单元C一个主存单元和一个寄存器D两个寄存器8、指令系统采用不同寻址方式的目的是______。A实现存储程序和程序控制B缩短指令长度,扩大寻址空间,提高编程灵活性C可直接

5、访问外存D提供扩展操作码的可能并降低指令译码的难度9、在CPU中跟踪指令后继地址的寄存器是______。A主存地址寄存器B程序计数器C指令寄存器D状态条件寄存器10、采用虚拟存储器的主要目的是______。A提高主存储器的存取速度B扩大主存储器的存储空间,并能进行自动管理和调度C提高外存储器的存取速度D扩大外存储器的存储空间三、简述题(每小题10分,共20分)1、设有8位有效信息,如果采用海明校验,至少需要设置多少个校验位?应放在那些位置上?说明编码方法并分析所选方案具有怎样的验错和纠错能力。2、cache的

6、基本原理四、应用题(每小题10分,共30分)1、已知某8位机的主存采用半导体存储器,地址码为18位,若使用4K×4位RAM芯片组成该机所允许的最大主存空间,并选用模块条的形式,问:(1)若每个摸条为32K×8位,共需几个模块条?(2)每个模块内共有多少片RAM芯片?(3)主存共需多少RAM芯片?CPU如何选择各模块条?2、如图1表示使用快表(页表)的虚实地址转换条件,快表存放在相联存储器中,其中容量为8个存储单元。问:(1)当CPU按虚拟地址1去访问主存时,主存的实地址码是多少?(2)当CPU按虚拟地址2去访

7、问主存时,主存的实地址码是多少?(3)当CPU按虚拟地址3去访问主存时,主存的实地址码是多少?图13、CPU的地址总线16根(A15—A0,A0为低位),双向数据总线8根(D7—D0),控制总线中与主存有关的信号有MREQ(允许访存,低电平有效),R/W(高电平为读命令,低电平为写命令)。主存地址空间分配如下:0—8191为系统程序区,由只读存储芯片组成;8192—32767为用户程序区;最后(最大地址)2K地址空间为系统程序工作区。上述地址为十进制,按字节编址。现有如下存储器芯片:EPROM:8K×8位(控

8、制端仅有CS);SRAM:16K×1位,2K×8位,4K×8位,8K×8位.请从上述芯片中选择适当芯片设计该计算机主存储器,画出主存储器逻辑框图,注意画出选片逻辑(可选用门电路及3∶8译码器74LS138)与CPU的连接,说明选哪些存储器芯片,选多少片。五、分析题(共20分)1、简述表1中STA指令的指令周期的工作过程表1地址内容助记符2021222324...3031...402500000300

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。