欢迎来到天天文库
浏览记录
ID:57662412
大小:33.50 KB
页数:5页
时间:2020-08-31
《OTL中的自举电容.doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、OTL中的自举电容 回主页 图1是一个典型的OTL电路,电路中的C1称为自举电容。它在电路中作用如何?为分析方便将图1简画成图2。 图2的电路中是没有C1的情况,在功放中各级的放大管总是考虑充分利用的,即在输入信号U1的作用下,放大管工作在接近饱和与截止。此时从充分利用输出管的角度出发。希望BG1的集电极饱和此时VCE1=0.5~1V左右,故E点电位VE=-(24-VCE1),因VCE1饱和压降非常小,可忽略不计所以VE=-24V。当U1负半周达峰时,则BG1截止,BG2导通并接近饱和此时VE接近为0伏,那么负载RL得到的高流电压平均峰值为12V。
2、 上述是理想情况下的情形,但实质上图2电路是做不到的,当BG1饱和时,
3、VE
4、不可能达到V1。这是因为BG1实质上是一个发射极输出器,所以VE≈VB,当BG1导通时它的发射极流入负载的电流增大,从而使
5、VB
6、减小,因此
7、VE
8、就不可能达到24V,这样RL的平均峰极电压将小于12V。 从以上分析可知,最简单的解缺办法是用一个比24V高的电源电压来给BG1供电。这样由于A点电压的提高,
9、VB
10、也就提高了。于是放大器的输出电压幅度也有条件增加。电路中利用图1中的C1和R5可在不增加供电电压的条件下来提高A点的电位,其原理如下:在静态时VA=-(24-IC3
11、*R5)≈-24V,而VE=EC/2=-12V,那么电容C1上的电压VC1就是VA和VE之差是12V。因此电容C1被充电到12V。当加入信号U1,BG3导通时VE从-12V向更负方向变化(这是因为BG1开始导通)即
12、VE
13、增加,由于A点电位VA=-(VC1+
14、VE
15、)因此随着
16、VE
17、增加,
18、VA
19、也自动增加。例如当
20、VE
21、变到24V时,
22、VA
23、可达12+24=36V,这就相当于A点由一个36V的电源供电一样。电阻R5的作用是把A点和电源EC隔开,这样A点电压增加才有条件。 由上可知,利用C1可把A点电位
24、VA
25、自动提高故电容C1我们叫做自举电容。思维稿集
26、成运放器的基本特性 图YF是集成运放的符号图,1、2端是信号输入端,5是输出端,3、4是工作电压端,在实际中还有调零端,频率补偿端和偏置端等辅助端。在输入端中标有“+”号的是同相端,标有“—”号的是反相端,当信号从同相端输入时,输出信号和输入信号同相,反之则反。集成运放器的输入电路均都是采用差分放大器。它的输入信号电压和输出信号电压的关系是V0=K(V2-V1),式中K是运放器的放大倍数,K是非常大的,可达几十万倍,这是运放大器和差分放大器的区别,而且集成运放器的两个输入端对地输入阻抗非常高,一般达几百千欧到几兆欧,因此在实际应用中,常常把集成运放器看成
27、是一个所谓“理想运算放大器”,其有两个基本特性:1、输入租抗为∞;2、增益为∞。根据这两个条件可以作出以下推论:1、输入电流I1、I2都为0,这是因为其输入阻抗为∞的原因;2、因为K=∞又根据输入和输出端的关系V2-V1=V0/K,所以认为运放器的两个输入端的电位差为零。思维稿数字信号的纠错 数字信号在传输的过程中,由于干扰或通道特性变坏等原因,都有可能使得传输的数字信号出错(误码),因此纠错是提高数字传输质量的一个必不可少的过程。 那么,纠错是如何进行的?图JU-1给出了纠错的全过程。模拟信号经过模/数变换后,将附加的数据(如奇偶校验位)加于数据流
28、之中,在接收端通过奇偶校验位来发现有错误的数据字(也即通过对附加的数据进行鉴别来识别出有误码的数据字),并给以纠正。纠正错的方法有静噪、保持前边的字、线性内插三种。1、静噪 当发生差错并被识别出来时,有关电路将在出差错的这一点上终端电路的传输,即用静噪来解决,如图JU-2所示。静噪只是在纠错过程起作用,并且通常是在连续发生差错的情况下采用。2、保持前边的字 数字处理电路通常使用了大量的存储电路,用于在处理数字信号时能对这些数据信号进行一个短暂时间的连续记忆,这样当发现有一个“可怀疑”的数据字时,便可用最靠近它的前一个数据来替代,如图JU-3所示。用前
29、边的数据字来替代有错误的数据字其结果与未发生差错的数据相比,误差很少(因相关性),所以这种纠错方法是合理的。所以保持前边字是一种可接受的纠错方法。3、线性内插 线性内插能够进一步改善上面的纠错方法。所谓线性内插就是取差错字的前一个数据字与后一个数据字的平均值,并用此值去替代这个差错字,显然这种方法可得到更精确的纠错。思维数据信号的交织处理 交织是一种极复杂的过程,是对纠错过程的补充,交织的基本原理是将数字基带信号按已定义了的规则进行“搅乱”,在接收端解调后再将这些“搅乱”的数据信号按相反的规则重新排列,使之恢复出原始的次序。 交织的过程是通过一组
30、延时器来实现的,延时量是取样周期的整数倍。延时器由随
此文档下载收益归作者所有