计算机组成原理第3章3CPU子系统-模型机设计课件.ppt

计算机组成原理第3章3CPU子系统-模型机设计课件.ppt

ID:57176918

大小:4.60 MB

页数:47页

时间:2020-08-02

计算机组成原理第3章3CPU子系统-模型机设计课件.ppt_第1页
计算机组成原理第3章3CPU子系统-模型机设计课件.ppt_第2页
计算机组成原理第3章3CPU子系统-模型机设计课件.ppt_第3页
计算机组成原理第3章3CPU子系统-模型机设计课件.ppt_第4页
计算机组成原理第3章3CPU子系统-模型机设计课件.ppt_第5页
资源描述:

《计算机组成原理第3章3CPU子系统-模型机设计课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、3.4模型计算机设计设计步骤:拟定指令系统确定总体结构安排时序拟定指令流程和微命令序列。形成控制逻辑格式、寻址方式、指令类型设置寄存器、ALU、数据通路设置画流程图(寄存器传送级)列操作时间表组:列逻辑式,形成逻辑电路微:按微指令格式编写微程序3.4.1指令系统1.指令格式指令字长16位,采用寄存器型寻址,指令中给出寄存器号。(主存容量为64K×16位)双操作数指令格式:4633操作码寄存器号寻址方式寄存器号寻址方式目的地址源地址单操作数指令格式:操作码(可扩展)寄存器号寻址方式43333目的地址转移指令格式:151211986543210转移地址转移条件操作码寄存器号寻址方式

2、N′Z′V′C′CPU可编程访问的寄存器:寻址方式编码助记符定义2.寻址方式寄存器寻址通用寄存器R、指令计数器PC、堆栈指针SP、程序状态字PSW000R(R)为操作数寄存器间址001(R)(R)为操作数地址自减型寄存器间址010-(R)-(SP)(R)-1为操作数地址(SP)-1为栈顶地址寻址方式编码助记符定义101(PC)+(R)+d为有效地址(R)为操作数地址,立即/自增型寄存器间址011(R)+访问后(R)+1(SP)+(SP)为栈顶地址,出栈后(SP)+1(PC)为立即数地址,取数后(PC)+1变址X(R)X(PC)(PC)+d为有效地址跳步110SKP跳过下条指令执

3、行RS=000寄存器R0001寄存器R1010寄存器R2011寄存器R3100SP101PSW111PC(RD同RS)寻址方式见下表:类型寻址方式汇编符号有效地址定义简述0寄存器寻址RnE=Rn数在指定寄存器中1寄存器间址(Rn)E=(Rn)地址在指定寄存器中2自减型寄存器间址-(Rn)(Rn)=(Rn)–1E=(Rn)寄存器内容减1后为操作数地址3立即/自增型寄存器间址(Rn)+E=(Rn)(Rn)=(Rn)+1寄存器内容为操作数地址,操作后加14直接/自增型双间址@(Rn)+E=((Rn))(Rn)=(Rn)+1寄存器内容为间接单元地址,操作后寄存器内容加15变址X(Rn)

4、E=(Rn)+X变址寄存器内容与紧跟指令的位移量相加,为操作数地址跳步SKP跳步执行指令模型机寻址方式简表操作码助记符含义3.指令类型用于数传、堆栈、I/O操作0000MOV传送0001ADD加0101EOR异或双操作数指令0110COM求反1011SR右移单操作数指令1100JMP转移1100RST返回1101JSR转子00000543210转移地址无条件转JMP寄寻方式N′Z′V′C′00001无进位转(C=0)00010无溢出转(V=0)00100数非零转(Z=0)01000数为正转(N=0)10001有进位转(C=1)10010有溢出转(V=1)10100数为零转(Z=

5、1)11000数为负转(N=1)条件满足,转转移地址;条件不满足,顺序执行。隐含约定:转子时返回地址压栈保存。15121198650子程序入口RSTSP(SP)+JSR寄寻方式N′Z′V′C′5432103.4.2CPU总体结构1.寄存器设置(1)可编程寄存器(16位)通用寄存器:R0(000)、R1(001)R2(010)、R3(011)允许中断(开中断)(可扩展)INZVC43210暂存器C(2)非编程寄存器(16位)堆栈指针:SP(100)指令计数器:PC(111)程序状态字:PSW(101):暂存来自主存的源地址或源数据。暂存器D:暂存来自主存的目的地址或目的数。指令寄

6、存器IR地址寄存器MAR数据寄存器MDR:存放现行指令。实现CPU与主存的接口SN741814片SN741821片2.算逻部件设置ALU选择数据来源选择器A选择器B移位器:实现直送、左移、右移、字节交换3.数据通路结构为了使数据传送控制简单、集中,采用以ALU为中心的总线结构。(1)组成包括四个部分:ALU部件、寄存器组、内总线、CPU与系统总线的连接(16位)二、总体结构与数据通路R0~R3R0~R3CDCDSPPCPSWMDRA移位器BALUR2R0R1MI/OCB内总线CR3DMARMDRIRPCSPPSWABDB控制逻辑(2)特点ALU为内部数据传送通路的中心;寄存器采

7、用内总线采用单向数据总线(16位);分立结构;与系统总线的连接通过MAR、MDR实现。MDR输入输出至DB输出至ALU的B门输出从内总线输入从DB输入(打入)(置入)R0~R3R0~R3CDCDSPPCPSWMDRA移位器BALUR2R0R1MI/OCB内总线CR3DMARMDRIRPCSPPSWABDB控制逻辑4.各类信息传送途径M(1)指令信息置入DBIR(2)地址信息R0~R3R0~R3CDCDSPPCPSWMDRA移位器BALUR2R0R1MI/OCB内总线CR3DMARMDRIRP

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。