现代微机复习精彩试题问题详解.doc

现代微机复习精彩试题问题详解.doc

ID:57146328

大小:533.50 KB

页数:59页

时间:2020-08-03

现代微机复习精彩试题问题详解.doc_第1页
现代微机复习精彩试题问题详解.doc_第2页
现代微机复习精彩试题问题详解.doc_第3页
现代微机复习精彩试题问题详解.doc_第4页
现代微机复习精彩试题问题详解.doc_第5页
资源描述:

《现代微机复习精彩试题问题详解.doc》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、第一章1、在8086变址寻址方式中,操作数的物理地址等于()A.段寄存器左移四位加上变址寄存器的容B.段寄存器左移四位加上变址寄存器的容再加上给定的偏移量C.段寄存器左移四位加上变址寄存器的容再加上基址寄存器的容D.段寄存器左移四位加上基址寄存器的容再加上给定的偏移量2、段地址为3900H,偏移地址为5200H,则物理地址为()A.8B00HB.3E200HC.44200HD.55900H3、8086能寻址存储器的最址围为()A.64KBB.1MBC.16MBD.16KB4、取指令的物理地址=()A.(DS)´10H+偏移地址B.(ES)´10H+偏移地址C.(SS)´10H+(SP)

2、D.(CS)´10H+(IP)表1-2和AD0编码的含义5、8086CPU的控制线=0,地址线A0=0,CPU()A.从偶地址开始完成8位数据传送B.从偶地址开始完成16位数据传送C.从奇地址开始完成8位数据传送D.从奇地址开始完成16位数据传送6、8086CPU在执行MOVAL,[BX]指令的总线周期,若BX存放的容为2034H,和A0的状态为()A.0,1B.0,0C.1,1D.1,07、8086工作在最小模式下,当M/IO#=0,RD#=0,WR#=1时,CPU完成的操作是()A.存储器读B.I/O读C.存储器写D.I/O写8、8086CPU有最小和最大两种工作模式,最大模式的特

3、点是()A.需要总线控制器8288B.由编程进行模式设定C.不需要8286收发器D.CPU提供全部的控制信号9、CPU与外设之间交换信息,一般有()A.地址信息B.数据信息C.控制信息D.状态信息E.中断类型码10、8086/8088CPU工作在最小方式对存储器进行写操作有关的控制信号()A.M/IO#B.WR#C.ALED.INTA#E.DT/R#11、如果8088/8086CPU的工作时钟CLK=4MHZ,请问:a、CPU正常工作时,Reset引脚至少出现多少微秒的高电平才能使CPU复位?b、在插入一个Tw的情况下,从存读出一个字节数据需要的时间是多少?答:(1)由于时钟为4MHZ

4、,一个时钟周期为1/4=0.25微秒;CPU完成复位操作需要4个时钟周期,所以4*0.25=1微秒。(2)再加上1个TW情况下,共需要5个时钟周期,所以5*0.25=1.25微秒。12、当总线请求部件收到(①)信号后,就获得了总线控制权;在其控制总线时期,HOLD和HLDA都保持(②)。当总线部件用完总线后,HOLD变为低电平,于是CPU又重新控制总线,并使HALD变为(③)①A.HOLDB.HALDC.INTRD.INTA②A.低电平B.高电平C.高阻态D.不变③A.低电平B.高电平C.高阻态D.不变13、8086CPU上电复位后,CS=(FFFFH),IP=(0000H),DS=(

5、0000H),SP=(0000H)14、8086CPU之所以能有力地提高工作效率,其原因之一是总线接口部件和执行部件采用(并行)的工作方式。15、完成一个基本操作所用时间的最小单位是(时钟周期),通常称它为一个(T)状态。完成一次读或写至少需要(4)个这样的状态。16、设DS:75存储单元开始存放11H、22H、33H,若要求占用的总线周期最少,则要(2)条指令才能将这3个数据读入到CPU中,这时占用(2)个总线周期。若执行MOVAX,[75]后,则AH=(22H),AL=(11H)第二章1.构成4KB的存储系统,需要()A.1024×4位的芯片8片B.2K×1位的芯片8片C.1024

6、×8位的芯片2片D.16K×1位的芯片4片2.设存储器的地址线为20条,存储单元为字节,使用全译码方式组成存储器,该系统构成最大容量需要64K×1位的存储器芯片的数量是()A.16B.32C.64D.1283.已知一个SRAM芯片的容量力8K×8,该芯片有一个片选信号引脚和一个读/写控制引脚,问该芯片至少有多少个引脚?地址线多少条?数据线多少条?还有什么信号线?答:根据存储芯片地址线数量计算公式,k=log2(1024*8)=log2(213)=13,即总计有13根地址线。另有8根数据线、2根电源线。所以该芯片至少有25(=13+8+1+1+2)根引脚。3.巳知一个DRAM芯片外部引脚

7、信号中有4条数据线,7条地址线,计算它的容量。答:根据存储容量计算公式S=2k×I,可得该芯片的存储容量为:214*4=16K×4bit(位),也可表示为64Kb=8KB(字节)5.组成8K字节的存储器,需要256×4位的存储器芯片()。A.32片B.64片C.16片D.50片6.74LS138译码器的接线如图2-28所示,写出Y0、Y2、Y4、Y6所决定的存地址围。答:从图看出,该存储系统的片地址线有13根(A12-A0),是一个由8KB存储

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。