资源描述:
《计算机硬件技术基础试卷B徐彬(线下).doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、东北大学继续教育学院计算机硬件技术基础试卷(作业考核线下)B卷(共页)总分题号一二三四五六七八九十得分注:请您单面打印,使用黑色或蓝色笔,手写完成作业。杜绝打印,抄袭作业。一、简答题(每题5分,共30分)1.8086与8088CPU有哪些重要的区别?(1)8088指令队列长度是4个字节,8086是6个字节。(2)8088的BIU内数据总线宽度是8位,而EU内数据总线宽度是16位,这样对16位数的存储器读/写操作需要两个读/写周期才能完成。8086的BIU和EU内数据总线宽度都是16位。(3)8088外部数据总线只有8条
2、AD7~AD0,即内部是16位,对外是8位,故8088也称为准16位机。2.简述一个计算机系统的组成及相互之间的关系。一个完整的电子计算机系统由硬件和软件两大部分构成.计算机硬件包括输入设备、输出设备、存储器、运算器、控制器五大部分.1.硬件的组成(输入设备,输出设备,存储器,运算器,控制器)输入设备:使计算机从外部获得信息的设备如鼠标,键盘,光笔,扫描仪,话筒,数码相机,摄像头,手写板;输出设备:把计算机处理信息的结果以人们能够识别的形式表示出来的设备如显示器,打印机,绘图仪,音箱,投影仪;存储器:如硬盘,光驱,U盘
3、;运算器:算术运算,逻辑运算;控制器:如从存储器中取出指令,控制计算机各部分协调运行;控制器和运算器整合在CPU中;3.简述8086中逻辑地址、线性地址和物理地址的关系。逻辑地址是在程序中对存储器地址的一种表示方法,由段地址和段内偏移地址两部分组成,如1234H:0088H。偏移地址是指段内某个存储单元相对该段首地址的差值,是一个16位的二进制代码。物理地址是8086芯片引线送出的20位地址码,用来指出一个特定的存储单元。4.存储器有哪些主要技术指标?这些指标如何表示的?一、存储容量:存储器可以容纳的二进制信息量称为存
4、储容量。主存储器的容量是指用地址寄存器(MAR)产生的地址能访问的存储单元的数量。如N位字长的MAR能够编址最多达2N个存储单元。一般主存储器(内存)容量在几十K到几M字节左右;辅助存储器(外存)在几百K到几千M字节。 二、存储周期:存储器的两个基本操作为读出与写入,是指将信息在存储单元与存储寄存器(MDR)之间进行读写。存储器从接收读出命令到被读出信息稳定在MDR的输出端为止的时间间隔,称为取数时间TA;两次独立的存取操作之间所需的最短时间称为存储周期TMC。半导体存储器的存储周期一般为100ns-200ns。
5、三、存储器的可靠性:存储器的可靠性用平均故障间隔时间MTBF来衡量。MTBF可以理解为两次故障之间的平均时间间隔。MTBF越长,表示可靠性越高,即保持正确工作能力越强。 四、性能价格比:性能主要包括存储器容量、存储周期和可靠性三项内容。性能价格比是一个综合性指标,对于不同的存储器有不同的要求。对于外存储器,要求容量极大,而对缓冲存储器则要求速度非常快,容量不一定大。因此性能/价格比是评价整个存储器系统很重要的指标。5.简述计算机中时钟周期、指令周期、总线周期的区别和联系。时钟周期也称为振荡周期,定义为时钟脉冲的倒数(
6、可以这样来理解,时钟周期就是单片机外接晶振的倒数,例如12M的晶振,它的时间周期就是1/12us),是计算机中最基本的、最小的时间单位。指令周期是执行一条指令所需要的时间,一般由若干个机器周期组成。指令不同,所需的机器周期数也不同。对于一些简单的的单字节指令,在取指令周期中,指令取出到指令寄存器后,立即译码执行,不再需要其它的机器周期。对于一些比较复杂的指令,例如转移指令、乘法指令,则需要两个或者两个以上的机器周期。总线周期:1.微处理器是在时钟信号CLK控制下按节拍工作的。8086/8088系统的时钟频率为4.77M
7、Hz,每个时钟周期约为200ns。2.由于存贮器和I/O端口是挂接在总线上的,CPU对存贮器和I/O接口的访问,是通过总线实现的。通常把CPU通过总线对微处理器外部(存贮器或I/O接口)进行一次访问所需时间称为一个总线周期。一个总线周期一般包含4个时钟周期,这4个时钟周期分别称4个状态即T1状态、T2状态、T3状态和T4状态。6.基本的输入/输出方式有哪几种?各有什么特点?主要有以下四种:1、循环测试I/O方式;2、中断处理方式;3、直接内存存取(DMA)方式;4、通道方式二、论述题(每题10分,20分)1.请描述计算
8、机中存储系统的层次结构,并分析分析存储系统的优势。所谓存储系统的层次结构,就是把各种不同存储容量、存取速度和价格的存储器按层次结构组成多层存储器,并通过管理软件和辅助硬件有机组合成统一的整体,使所存放的程序和数据按层次分布在各种存储器中。目前,在计算机系统中通常采用三级层次结构来构成存储系统,主要由高速缓冲存储器Cache、主存储