欢迎来到天天文库
浏览记录
ID:56922096
大小:168.00 KB
页数:3页
时间:2020-07-24
《数字电路 集成逻辑门电路的基本应用实验报告.doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、肇庆学院电子信息与机电工程学院数字电路课实验报告12电气(1)班姓名李俊杰学号9实验日期2014年4月21日实验合作者:王圆圆老师评定实验题目:集成逻辑门电路的基本应用一、实验目的1、熟悉用标准与非门实现逻辑变换的方法。2、学习与非门电路的应用。3、掌握半加器电路结构和逻辑功能。二、实验仪器和设备通用电路系统实验台万用表74LS0074LS86三、实验步骤及内容(一)利用摩根定理可以对逻辑函数化简或进行逻辑变换。摩根定律:==1、利用与非门组成一个与门的电路设计。与非门的布尔代数表达式为:,而与门的布尔代数表达式为:,只要把与非门的输出Y反相
2、一次,即可得到与非门的功能:==因此只要用二个与非门即可实现与门的功能。测试电路图如2-1,并将测试结果记录于表2-1。表2-1输入输出ABZ000010100111图2-12、利用与非门组成一个或门的电路设计,验证摩根定律。或门的布尔代数表达式为:Z=A+B,根据摩根定律可知:Z=A+B=因此可以用三个与非门连接起来,即可实现或门的功能。测试电路图如2-2,并将测试结果记录于表2-2。表2-2输入输出ABZ000011101111图2-2(二)测试74LS00的开关动态特性1、用奇数个与非门构成环形振荡器,如图2-3所示。振荡频率为:,用示
3、波器观察波形,测量振荡频率,计算与非门的图2-3与非门构成环形振荡器平均延迟时间。其中,是与非门的个数。结果如图2-5(三)半加器逻辑功能的测试。用一个与门及一异或门(74LS86)组成一位半加器,测试其逻辑功能。如图2-4所示。表2-3输入输出ABCOS0000010110011110图2-4图2-4四、实验分析74LS00引脚图74LS86引脚图f=35.61MHz根据得=4.68ns图2-5测延迟时间波形图五、实验结论1、门电路芯片74LS00中闲置的输入端应接到高电平(即通过电阻接到电源正电压)。2、TTL与非门不用的输入端可以悬空,
4、最好接高电平;CMOS与非门不用的输入端必须接高电平。因为:1、TTL电路中悬空也相当于接高电平;2、CMOS电路输入阻抗很高,悬空的话容易引入干扰。
此文档下载收益归作者所有