基于FPGA的宽带功放电路设计.ppt

基于FPGA的宽带功放电路设计.ppt

ID:56468890

大小:452.50 KB

页数:20页

时间:2020-06-19

基于FPGA的宽带功放电路设计.ppt_第1页
基于FPGA的宽带功放电路设计.ppt_第2页
基于FPGA的宽带功放电路设计.ppt_第3页
基于FPGA的宽带功放电路设计.ppt_第4页
基于FPGA的宽带功放电路设计.ppt_第5页
资源描述:

《基于FPGA的宽带功放电路设计.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、基于FPGA的宽带功放电路设计报告人:赵元崧指导老师:胡君良本设计的目的和工作本论文目标是设计一个宽带音频功率放大器,带宽在20-20kHz,并针对幅频特性在带内衰减的特性对进行基于FPGA的优化,使其在带内基本平坦。FPGA设计流程DSPbuilder简介DSPbuilder是一个面向DSP开发的系统级工具,它作为Matlab的一个Simulink工具箱,使得用FPGA设计DSP系统完全通过Simulink的图形化界面进行建模、系统级仿真,设计模型可直接向VHDL硬件描述语言转换,并自动调用Quartus

2、II等EDA设计软件,完成综合、网表生成以及器件适配及至FPGA的配置下载系统方案设计宽带功率放大器设计仿真与结果仿真时输入用1mVpp正弦波,频率20-20KHz,负载8Ω电阻。电路仿真结果电路幅频特性结果分析与优化方案设计一补偿系统,对系统的衰减进行补偿补偿系统幅频响应特性补偿系统设计为一满足该图幅频特性对电路进行补偿的基于FPGA的数字滤波器用MATLAB的Fdatool工具箱设计滤波器滤波器系数与量化FDATool计算出的值是一个有符号小数,而在DSPBuilder下建立的FIR滤波器模型需要一个整

3、数(有符号整数类型)作为滤波器系数。所以必须进行量化,并对得到的系数进行归一化Simulink--DSPbuilder建模与仿真SignalCompiler模块使用DSPBuilder的模块SignalCompiler,可以将设计好的滤波器转换为VHDL硬件描述语言并生成QUARTUSII的工程,再进行综合验证QUARTUSII综合报告QUARTUSII时序仿真结果系统原理系统优化结果谢谢!

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。