主板架构及动作原理-echocheng.ppt

主板架构及动作原理-echocheng.ppt

ID:56459392

大小:856.00 KB

页数:24页

时间:2020-06-18

主板架构及动作原理-echocheng.ppt_第1页
主板架构及动作原理-echocheng.ppt_第2页
主板架构及动作原理-echocheng.ppt_第3页
主板架构及动作原理-echocheng.ppt_第4页
主板架构及动作原理-echocheng.ppt_第5页
资源描述:

《主板架构及动作原理-echocheng.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、主板架构及动作原理7/29/20211Agenda1.主板基本架构2.主要元件动作原理*CPU-CentralProcessingUnit*DDR-DoubleDataRateSDRAM(Memory)*IDE-IntegratedDeviceElectronics*SATA-SerialAdvancedTechnologyAttachment*AC’97-AudioCodec’97*SUPERI/O*FWH–FirmwareHub7/29/20212CPUNorthSouthGraphicsSATAIDEUSBAC

2、’971394controllerSATA/IDEControllerPCISLOTFWHSUPERI/OFSBLPCBUSAGP8XPCI-33HUBLINKSerialATAATA33/66/100/133USB1.0/2.0AC-linkLANIntelChipset(6728)DIMM1DIMM2DualchannelDDR333VRM7/29/20213CPUNorthSouthGraphicsSATAIDEUSBAC’971394controllerSATA/IDECONTROLLERPCISLOTFWH

3、SUPERI/OFSBDDRLPCBUSAGP8XPCI-33Z-linkSerialATAATA33/66/100/133USB1.0/2.0AC-linkSISChipset(6585)LANVRM7/29/20214CPUNorthSouthGraphicsIDEUSB1394controllerSATA/IDECONTROLLERPCISLOTFWHSUPERI/OFSBLPCBUSAGP8XPCI-33V-LinkDualATA33/66/100/133USB1.0/2.0VIAChipset(6590)H

4、/WAudioControllerLANDDRVRM7/29/20215附:新一代计算机系统架构(PCIExpress)7/29/202167/29/20217CPUCPU是CentralProcessingUnit--中央处理器的缩写,它是计算机中最重要的一个部分,由运算器和控制器组成.内部结构归纳起来可以分为控制单元逻辑单元和存储单元三大部分,这三个部分相互协调,便可以进行分析、判断、运算并控制计算机各部分协调工作.按照其处理信息的字长,CPU可以分为:四位微处理器、八位微处理器、十六位微处理器、三十二位微处理器

5、以及六十四位微处理器等等.Motherboard上面,CPU主要通过系统总线与北桥做沟通,完成数据、地址、控制讯号的传输.另外,CPU还有一些讯号直接与南桥做沟通,这些讯号是系统发生异常时,南桥发给CPU,让CPU来做初始化、休眠、停止时钟、或者各种中断动作.7/29/20218CPU参数介绍CPU的外频:外频是CPU的基准频率,也叫前端总线频率和系统总线频率。P4之前的CPU外频就是主板为CPU提供的基准时钟频率。P4采用了“Quad-pumpedBus”的前端总线技术,该技术让前端总线在一个时钟周期内传输4倍的数

6、据。如果100MHz时钟频率,其前端总线频率就是4×100MHz=400MHz。CPU的主频:CPU主频也叫工作频率,是CPU内核电路的实际运行频率。基本上,CPU的主频=CPU的外频x倍频系数。总线:CPU透过总线和电脑系统各单元联系。依功能分为三种1.地址总线:指定资料存取的目的位址;2.数据总线:负责资料的传送;3.控制总线:借此送出控制讯号,以控制地址总线和数据总线。7/29/20219DDR双倍数据速率结构,每个时钟周期传送两个数据(上沿和下沿)DDR的工作频率:是系统提供给内存的时钟频率。如DDR400的

7、时钟频率是200MHz。DDR的带宽:即内存的数据传输速度。400MHz的DDR,实际工作频率为200MHz,总线带宽为64位,DDR400的带宽为(200MHzx64bitx2)/8=3.2GB/s。CAS延迟时间:CAS是“columnaddressstrobe(列地址控制器)”的缩写,是內存芯片纵向地址脉冲的反应时间。大多数的SDRAM都能在CASLatency=2/3的模式下运行在100MHz的外频。显然CAS延迟时间越小越好。何谓双通道?简单来说,就是芯片组可以在两个不同的数据通道上分别寻址、读取数据。这两

8、个相互独立工作的内存通道是依附于两个独立并行工作的、位宽为64-bit的内存控制器下,使普通的DDR内存可以达到128-bit的位宽,同时内存带宽陡增一倍。7/29/202110DDRVSDDRⅡOCD、7/29/202111IDE传输模式UltraDMAmode:UDMA除保留DMAmode的优点外,更加入了CRC(cyclicRedunda

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。