微机原理与接口技术第05章1(外部特性).ppt

微机原理与接口技术第05章1(外部特性).ppt

ID:56372037

大小:138.00 KB

页数:28页

时间:2020-06-13

微机原理与接口技术第05章1(外部特性).ppt_第1页
微机原理与接口技术第05章1(外部特性).ppt_第2页
微机原理与接口技术第05章1(外部特性).ppt_第3页
微机原理与接口技术第05章1(外部特性).ppt_第4页
微机原理与接口技术第05章1(外部特性).ppt_第5页
资源描述:

《微机原理与接口技术第05章1(外部特性).ppt》由会员上传分享,免费在线阅读,更多相关内容在PPT专区-天天文库

1、第5章处理器总线时序和系统总线教学重点8086的两种组态最大组态下的引脚信号和总线形成指令周期、总线周期、T状态最大组态下的总线时序总线15.1.18088的两种组态两种组态构成两种不同规模的应用系统最小组态模式构成小规模的应用系统8088本身提供所有的系统总线信号最大组态模式P149图5-1构成较大规模的应用系统,例如可以接入数值协处理器80878088和总线控制器8288共同形成系统总线信号28088的两种组态模式(续)两种组态通过MN/MX引脚信号进行选择引脚MN/MX——接高电平为最小组态模式引脚MN/MX——接低电平为最大组态模式

2、两种组态下的内部操作并没有区别,引脚24---31有不同的名称和意义。IBMPC/XT机采用最大组态模式38086的总线(外部特性)外部特性表现在其引脚信号上,学习时请特别关注以下几个方面:引脚功能——指引脚信号的定义、作用;通常采用英文单词或其缩写表示信号流向——指信号是从芯片向外输出,还是从外部输入芯片,抑或是双向的有效电平——指起作用的有效信号电平:高/低电平;上升/下降边沿有效三态能力——输出正常的低电平、高电平外,还可以输出高阻的第三态4引脚信号:地址线、数据线、控制线、其他数据和地址线读写控制引脚中断请求和响应引脚总线请求和响应

3、引脚其它引脚5最大组态的引脚定义8088的数据/地址等引脚在最大组态与最小组态时相同,有些控制信号不相同(24---31引脚),主要是用于输出操作编码信号,由总线控制器8288译码产生系统控制信号:S2、S1、S0——3个状态信号,P150表5-1RQ/GT0、RQ/GT1——2个总线请求/同意信号LOCK——总线封锁信号QS1、QS0——指令队列状态信号,P151表5-2BHE/S7(输出)--为低,表明高8位数据线上数据有效。65.1.28086的引脚1234567891011121314151617181920403938373635

4、3433323130292827262524232221GNDAD14AD13AD12AD11AD10AD9AD8AD7AD6AD5AD4AD3AD2AD1AD0NMIINTRCLKGNDVCCAD15AD16/S3AD17/S4AD18/S5AD19/S6BHE/S7(HIGH)MN/MXRDRQ/GT0(HOLD)RQ/GT1(HLDA)LOCK(WR)S2(IO/M)S1(DT/R)S0(DEN)QS0(ALE)QS1(INTA)TESTREADYRESET808671.数据和地址引脚AD15~AD0(Address/Data)地址/

5、数据分时复用引脚,双向、三态在访问存储器或外设的总线操作周期中,这些引脚在第1个时钟周期输出存储器或I/O端口的低15位地址A15~A0其他时间用于传送16位数据D15~D081.数据和地址引脚(续1)A19/S6~A16/S3(Address/Status)地址/状态分时复用引脚,输出、三态这些引脚在访问存储器的第1个时钟周期输出高4位地址A19~A16在访问外设的第1个时钟周期全部输出低电平(访问外设时不使用)其他时间输出状态信号S6~S3,P15292.读控制引脚RD(Read)读控制,输出、三态、低电平有效有效时,表示CPU正在从存

6、储器或I/O端口读入数据102.读控制引脚(续1)READY存储器或I/O口就绪,输入、高电平有效在总线操作周期中,8088CPU会在第3个时钟周期的前沿测试该引脚如果测到高有效,CPU直接进入第4个时钟周期如果测到无效,CPU将插入等待周期TwCPU在等待周期中仍然要监测READY信号,有效则进入第4个时钟周期,否则继续插入等待周期Tw。113.中断请求引脚INTR(InterruptRequest)可屏蔽中断请求,输入、高电平有效有效时,表示请求设备向CPU申请可屏蔽中断该请求的优先级别较低,并可通过关中断指令CLI清除标志寄存器中的I

7、F标志、从而禁止CPU响应中断123.中断请求引脚(续1)NMI(Non-MaskableInterrupt)不可屏蔽中断请求,输入、上升沿有效有效时,表示外界向CPU申请不可屏蔽中断该请求的优先级别高于INTR,并且不能在CPU内被屏蔽当系统发生紧急情况时,可通过他向CPU申请不可屏蔽中断服务134.其它引脚RESET复位请求,输入、高电平有效该信号有效,将使CPU回到其初始状态;当他再度返回无效时,CPU将重新开始工作8086复位后CS=FFFFH、IP=0000H,所以程序入口在物理地址FFFF0HTEST(输入)由WAIT指令来检查

8、,为低时,继续执行程序,否则处理器等待进入空转状态。144.其它引脚(续1)CLK(Clock)时钟输入系统通过该引脚给CPU提供内部定时信号。8086的标准工作时钟为8MHzI

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。