欢迎来到天天文库
浏览记录
ID:56352924
大小:421.50 KB
页数:4页
时间:2020-06-12
《电压调节芯片SG3525设计的保护电路图.doc》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库。
1、电压调节芯片SG3525设计的保护电路图发布日期:2009-3-1614:34:59 文章来源:搜电 浏览次数:1272 电压调节芯片SG3525具体的内部结构如图1所示。其中,脚16为SG3525的基准电压源输出,精度可以达到(5.1±1%)V,采用了温度补偿,而且设有过流保护电路。脚5,脚6,脚7内有一个双门限比较器,内电容充放电电路,加上外接的电阻电容电路共同构成SG3525的振荡器。振荡器还设有外同步输入端(脚3)。脚1及脚2分别为芯片内误差放大器的反相输入端、同相输入端。该放大器是一个两级差分
2、放大器,直流开环增益为70dB左右。 根据系统的动态、静态特性要求,在误差放大器的输出脚9和脚1之间一般要添加适当的反馈补偿网络。 图13525内部引脚和框图1.各部分功能:a基准电压源:基准电压源是一个三端稳压电路,其输入电压VCC可在(8~35)V内变化,通常采用+15V,其输出电压VST=5.1V,精度±1%,采用温度补偿,作为芯片内部电路的电源,也可为芯片外围电路提供标准电源,向外输出电流可达400mA,没有过流保护电路。b振荡电路:由一个双门限电压均从基准电源取得,其高门限电压VH=3.9V,
3、低门限电压VL=0.9,内部横流源向CT充电,其端压VC线性上升,构成锯齿波的上升沿,当VC=VH时比较器动作,充电过程结束,上升时间t1为:t1=0.67RTCT比较器动作时使放电电路接通,CT放电,VC下降并形成锯齿波的下降沿,当VC=VL时比较器动作,放电过程结束,完成一个工作循环,下降时间间t2为:t2=1.3RDCT注意:此时间即为死区时间 锯齿波的基本周期T为:T=t1+t2=(0.67RT+1.3RD)CT因为RD《RT=>t2 《t1 由上可见锯齿波的上升沿远长于下降沿,因此上升沿作
4、为工作沿,下降沿作为回扫沿。c 误差放大器:由两级差分放大器构成,其直流开环放大倍数为80dB左右,电压反馈信号uf从端子1接至放大器反相输入端,放大器同相输入端接基准电压。该误差放大器共模输入电压范围是1.5V-5.2V。dPWM信号产生及分相电路:比较器的反相端接误差放大器的输出信号ue,而振荡器的输出信号uc则加到比较器的同相输入端,比较器的输出信号为PWM信号,该信号经锁存器锁存,分相电路由二进制计数器和两个或非门构成,其输入信号为振荡器的时钟信号,并用时钟信号的前沿触发,输出为频率减半的互补方波,
5、这些方波和PWM信号输入到或非门逻辑电路。其结果是,所有的输入为负时,输出为正。这样P1、P2的输出每半周期交替为正,其宽度和PWM信号的负脉冲相等。脉冲很窄的时钟信号输入到逻辑或非门电路,可使两个门的输出同时有一段低电平,以产生死区时间。e脉冲输出级电路:输出末级采用推挽输出电路,驱动场效应功率管时关断速度更快.11脚和14脚相位相差180°,拉电流和灌电流峰值达200mA。由于存在开闭滞后,使输出和吸收间出现重迭导通。在重迭处有一个电流尖脉冲,起持续时间约为100ns。可以在13脚处接一个约0.1uf的
6、电容滤去电压尖峰。2工作过程分析 图23525各点工作波形 最后一点是关于保护电路,直接拉低10脚,其实也可以拉低8脚,这样有好处也有坏处,自己琢磨吧。贴一张实际电路图。希望对大家有帮助。
此文档下载收益归作者所有