欢迎来到天天文库
浏览记录
ID:56341219
大小:1.36 MB
页数:36页
时间:2020-06-11
《半导体器件MOSFET介绍.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、第八章MOSFETMOSFET的类型阈值电压直流输出特性跨导击穿高频特性开关特性倒相器二级效应MOSFET结构示意图左图为MOSFET结构示意图。MOSFET有增强型和耗尽型两种,在左下图中给出。MOSFET的类型和符号GDBSGDBSGDBSGDBSMOSFET的阈值电压其中功函数差n沟MOS(NMOS)p沟MOS(PMOS)在忽略氧化层中电荷(x)的情况下表面固定电荷,MOSFET阈值电压控制1.金属功函数Wm的影响2.衬底杂质浓度NA的影响NA增加1个数量级,VB增加60mV3.界面固定电荷QSS的影响4.离子注入调整阈值电压离子注入调整阈值电压增强型耗尽型其中Rp<<
2、dmaxP-SiMOSFET的输出特性线性区饱和区击穿区IDS~VDS(VGS为参量)NMOS(增强型)输入G输出SSD简化的MOSFET源区和漏区的电压降可以忽略不计;在沟道区不存在产生-复合电流;沟道电流为漂移电流;沟道内载流子的迁移率为常数n(E)=C;缓变沟道近似为了计算方便作以下简化假设:MOSFET的可调电阻区(线性区)沟道中反型电子电荷面密度y0LV(0)=0V(L)=VDSB反型层薄层电阻可调电阻严格推导(考虑到VDS对沟道中反型电子浓度的影响):强反型条件下(VGS>VT)VDS较小时跨导参数(1)当VDS=VDSsat时定义VDSsatVGSVTQn
3、(L)=0反型电子消失沟道被夹断MOSFET的饱和区LeffLy(2)当VDS>VDSsat时夹断点左移,有效沟道缩短IDSsat不饱和,沟道长度调制效应NMOS(增强型)NMOS(耗尽型)PMOS(增强型)PMOS(耗尽型)四种MOSFET的输出特性沟道长度调制效应沟道长度调制效应使输出特性的饱和区发生倾斜。MOSFET的转移特性IDSsat~VGS(VDS为参量)NMOS(增强型)输入G输出SSD注:需保证VDSVGSVT四种MOSFET的转移特性NMOS(增强型)NMOS(耗尽型)PMOS(增强型)PMOS(耗尽型)MOSFET的跨导定义:跨导gm[S][1]
4、西门子=线性区饱和区提高gm的途径:1ontoxoxCoxW/Lgm2oVGSgmsMOSFET的击穿特性1.源漏击穿1.源漏击穿2.栅击穿漏-衬底pn结雪崩击穿沟道雪崩击穿漏源势垒穿通(1)漏-衬底pn结雪崩击穿(BVDS)n+n+p-SiVGSVDSNABVDS线性区饱和区击穿区MOSFET的击穿特性(2)沟道雪崩击穿n+n+p-SiVGS>VTVDSSB.。VDSEy当EyEc时,沟道击穿电子:沟道D沟道SiO2空穴:沟道B(3)漏源势垒穿通n+n+p-SiVGSVDSSBE(x)x0L扩散势0.7VDMOSFET的栅击穿Si
5、O2击穿电场Ec=(5~10)106V/cmEg.Cox=1pF,tox=100nm,Q=(5~10)1011Cn+n+p-SiGDn+S栅击穿!齐纳二极管(隧道二极管)MOSFET的电容n+n+……GSDiGiSiDCGSOCGDOCJSCJDCGBBMOSFET的高频等效电路最高振荡频率gmvGS+GSDCGSgD1S+CGD=0(饱和区)vGS其中(饱和区)考虑到实际MOSFET的寄生电容(尤其是栅漏交迭电容CGDO),CGDO作为反馈电容耦合进Ci,减小Overlap,降低寄生电容,可采用自对准多晶硅栅工艺。MOSFET的开关特性v(t)VTvGS(t)
6、10%90%0tontofftvDS(t)IDSVDSABMOS倒相器开关特性:Von0(导通有电阻);开关速度取决于对电容的充放电和载流子渡越时间。Ioff0(亚阈值电流);VonVoff0VDD负载线+VDDvDS(t)vGS(t)+RDC+几种MOS倒相器+VDDRDC+VDDCM2M1+VDDCM2M1+VDDCM2M1电阻负载型MOS倒相器E-EMOS倒相器E-DMOS倒相器CMOS倒相器MOS倒相器负载线和电压传输特性IDS0VDDIonVDS电阻型负载E-EMOSE-DMOSCMOSCMOS的结构CMOS是一个N沟MOS和一个P沟MOS组成的倒相器,
7、它的结构示意图为:N-SiPN+N+p+p+CMOS倒相器电传输特性四种倒相器的比较在数字电路中应用的倒相器和前面讲的开关要求不完全相同。它的功能是:输入低电压到高电压的跃变转变为高电压到低电压的跃变。它的要求是:低功耗、高速度、充分利用电源电压得到大的输出摆幅。从这些要求出发,CMOS的突出优点是功耗低、电压摆幅大;而E-DNMOS占用面积小、速度比较快、电压摆幅也比较大;EE-NMOS性能最差,但是最容易制造。MOSFET按比例缩小规则集成电路技术的发展缩小器件和电路的尺寸,为了降低成本
此文档下载收益归作者所有