单比特接收机的结构及其性能分析.pdf

单比特接收机的结构及其性能分析.pdf

ID:56182878

大小:238.02 KB

页数:6页

时间:2020-06-04

单比特接收机的结构及其性能分析.pdf_第1页
单比特接收机的结构及其性能分析.pdf_第2页
单比特接收机的结构及其性能分析.pdf_第3页
单比特接收机的结构及其性能分析.pdf_第4页
单比特接收机的结构及其性能分析.pdf_第5页
资源描述:

《单比特接收机的结构及其性能分析.pdf》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、单比特接收机的结构及其性能分析摘要:单比特接收机是一种结构非常简单的数字接收机,他的整个设计可以在一个芯片中完成。本文主要研究了单比特接收机的结构,并对其性能进行了分析。该接收机能够覆盖约1GHz的带宽,并且可以同时处理两个信号。他不仅具有良好的频率分辨率和灵敏度,而且单信号动态范围和双信号无杂散动态范围也比传统的数字接收机大。关键词:单比特接收机;射频前端;FFT;IFM1引言单比特接收机(MonobitReceiver)的概念源于商用GPS接收机的设计。在商用GPS接收机中使用的模/数转换器ADC一般只有1

2、~2b,而相对于GPS信号来说,一般的脉冲射频信号要简单得多,因此,采用位数较少的ADC的思想在宽带接收机设计中得到采纳,从而出现了单比特接收机这一名词。单比特数字接收机的主要优点是结构简单,可以在一个芯片上实现整个设计。他最多能同时处理两个输入信号,具有良好的频率分辨率(即能分辨出频率相近的两个信号)和灵敏度,而且单信号动态范围和双信号无杂散动态范围都非常大。但这种接收机的缺点是瞬时动态范围非常低,不能同时接收一个强信号和一个弱信号。单比特接收机具有很大的应用潜力,在不远的将来一定会取代现有的只能处理一个信号

3、的瞬时测频(InstantaneousFrequencyMeasurement,IFM)接收机。2单比特接收机的结构单比特接收机主要由射频(RF)前端、模ˆ数转换器ADC,FFT和选频逻辑(Frequencyselectionlogic)4个部分组成,其结构如图1所示。图1单比特接收机结构2.1射频前端单比特接收机的射频前端结构与传统的IFM接收机的相似,其组成如图2所示。由于单比特接收机的瞬时动态范围很小,故射频前端的设计比较简单,可以使用限幅放大器代替线性放大器。限幅放大器的特性与工作在饱和状态的放大器的特

4、性相似,两者之间的差别在于限幅放大器的输出是恒定的,而工作在饱和状态的放大器的输出会发生变化。为了抑制带外干扰,输入信号需要先通过一个带宽为1GHz的带通滤波器(范围1.375~2.375GHz),然后再通过一个增益为60dB的限幅放大器被放大到恒定值。在限幅放大器的输出端,用和输入端相同的带通滤波器来滤除放大器产生的噪声,从而避免0~2.5GHz的噪声出现在ADC的输入端。图2射频前端的组成由于限幅放大器的输出恒定,所以采用一个2b的ADC就可以满足要求。实验证明:一个2b的ADC要比1b的ADC性能优越,但

5、是超过3b时,比特数的增加几乎不能带来接收机性能的改变,这主要是因为限幅放大器的作用和特殊的FFT设计。为了覆盖1GHz的带宽,Nyquist采样频率需达2GHz。同时,考虑到输入滤波器的幅频特性,需要按输入带宽的2.5倍设计,因此,ADC的采样速率为2.5GHz。两个最低的非模糊(unambiguous)频率范围是0~1.25GHz和1.25~2.5GHz。在第二个非模糊频率范围中,选择1.375~2.375GHz这部分范围(即1GHz的带宽)为输入带宽。此外还要求ADC的输入幅频响应必须足够高,以便容纳接收

6、机的输入带宽。2.3FFTFFT是单比特接收机的核心部分,其目的是为了在离散傅里叶变换DFT芯片的设计中避免乘法运算,只保留加法运算。离散傅里叶变换DFT可以表示为:从上式中可以看到,离散傅里叶变换DFT由输入数据x(n)和核心(kernel)函数的乘积相加获得。只要这两个函数任意一个是1b(即为单比特)。例如输入x(n)为±1,则输入数据与Kernel函数之间就只有加法运算。避免FFT进行乘法运算的另一个途径是把Kernel函数的比特数减到1。在硬件中实现单比特Kernel函数要比实现单比特输入简单得多。由于

7、Kernel函数是一个复函数,他不能用1b的实数来表示,所以,表示Kernel函数的最简单方法是用1b表示实部,1b表示虚部。如果用图形来表示,则Kernel函数的取值分布在复平面的单位圆上,可以有±l,±j四种取值,如图3所示。图3实部和虚部都量化成1时的Kernel函数该FFT运算包含256点,采样频率在2.5GHz,则输入数据时间长度等于102.4ns(256×0.4),能够检测的最窄脉冲宽度约为100ns。单信号频率分辨率约为9.77MHz(1250/128)。为了更好地简化设计,加法器最多有7b输出(

8、6b为幅度数据位、1b为符号位),超出部分将被截去。2.4选频逻辑在具有多信号处理能力的电子站接收机中,选频逻辑是最困难的设计之一。他用来选择正确的输入频率,并避免产生乱真信号响应。由于输入信号的个数不确定,特别是在高的瞬时动态范围的要求下,要获得正确的结果很难。在单比特接收机中,最多只能同时处理两个输入信号。采用这种设计方案后,接收机的输出只有3种可能,即无信号、一个信号或两个信号。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。