欢迎来到天天文库
浏览记录
ID:55718803
大小:718.00 KB
页数:9页
时间:2020-05-26
《数字电子钟--基于Multisim.doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、.基于Multisim10——数字电子钟的设计学校:理工大学院系:计算机学院通信工程:罗韬指导老师:玉娜日期:2013年01月07日..目录一、设计基本要求、设计目的2二、基本元器件的选择与原理32.1多谐振荡器32.2计数器42.3译码器和显示器62.4其他元器件7三、虚拟实验平台与仿真73.1基本数字时钟的实现83.2拥有暂停功能、校对功能的数字时钟8四、参考文献9..一、设计基本要求、设计目的随着现代电子技术的发展,人们正处于一个信息时代,现代信息的存储、处理和传输越来越趋于数字化,数字逻辑几乎应用于每一电子设备
2、或电子系统中。掌握基数字电路技术基础,已成为当代工科大学生的基本要求。此次要设计一个常用的二十四进制数字电子钟,设计的基本要求如下:1.采用七段数码管显示,显示围为00时00分00秒到23时59分59秒;2.电路具有时间校正功能,暂停功能。设计实验平台采用Multisim10软件并进行仿真。二、基本元器件的选择与原理随着数字电子技术的飞速发展,现已生产出形式各异,功能强大的各种元器件,以满足在不同场合、不同条件下的设计要求。选择适合自己设计的元器件,可最大程度的实现高效、节能等等要求。2.1多谐振荡器单稳态触发器和施密
3、特触发器主要用于脉冲的整形,多谐振荡器则用于产生脉冲信号。而利用555集成定时器,可以方便地构成施密特触发器、单稳态触发器和多谐振荡器,并且带负载能力较强。此次数字电子钟的计数脉冲则由多谐振荡器提供。脉冲频率取决于RC定时电路。在Multisim10下构建多谐振荡器,如下图:..振荡周期T=0.7(R43+2*R44)*C1振荡频率f=1/T当R43=R44=5.1KΩ,C1=100nF时,T≈1ms。2.2计数器计数器——用于统计输入脉冲CP个数的电路。计数器的分类:按照计数进制可分为二进制计数器和非二进制计数器;按
4、数字的增减趋势可分为加法计数器、减法计数器和可逆计数器;按计数器中触发器是否与计数脉冲同步可分为同步计数器和异步计数器。此次设计电子钟统一使用74LS161计数芯片。74LS161是一种4位二进制同步加法计数器。(采用下降沿触发方式)74LS161的功能表清零预置使能时钟预置数据输入输出工作模式RDLDEPETCPD3D2D1D0Q3Q2Q1Q00XXXXXXXX0000异步清零10XX↓d3d2d1d0d3d2d1d0同步置数110XXXXXX保持数据保持11X0XXXXX保持数据保持1111↓XXXX计数加法计数2
5、.2.1分秒位实现六十进制电子钟的分秒位是六十进制,在Multisim中电路设计如图:..U1(秒数个位)芯片CP端接多谐振荡器,通过与非门实现同步置数、与门与非门共同作用实现向高位进一。各芯片EP、ET、LOAD端直接接5V电源。2.2.2小时位实现二十四进制电子钟的小时位是六十进制,在Multisim中电路设计如图:同样通过与非门实现同步置数、与门与非门共同作用实现向高位进一。各芯片EP、ET、LOAD端直接接5V电源。..2.3译码器和显示器2.3.1译码器译码器——将输入的代码转换成特定的输出信号。七段显示译码
6、器74LS48是一种与共阴极数字显示器配合使用的集成译码器,它的功能是将输入的4位二进制代码转换成显示器所需要的七个段信号a~g。a~g为译码输出端,与显示器端口一一对应相接。芯片如下图:具体功能表如下:74LS48的逻辑功能表功能(输入)输入输入/输出显示字体LTRBIA3A2A1A0BI/RBO01100001011X00011121X00101231X00111341X01001451X01011561X01101671X01111781X10001891X100119101X10101-111X10111-12
7、1X11001-131X11011-141X1111-151X11111..灭灯XXXXXX0灭零1000000实灯0XXXXX18我们只用到十进制显示即可。2.3.2七段数码管可将经过译码器译码后的输入信号直观地显示出来,需注意的是,CA型七段数码管一端接电源,而CK型则接地,a~g端需先接电阻(1KΩ即可)后才能与译码器相接。颜色自选。2.4其他元器件还需电源、电阻(1KΩ)、开关、二极管若干。三、虚拟实验平台与仿真Multisim是美国国家仪器(NI)推出的以Windows为基础的仿真工具,适用于板级的模拟/数字
8、电路板的设计工作。它包含了电路原理图的图形输入、电路硬件描述语言输入方式,具有丰富的仿真分析能力。本次设计实验采用Multisim10汉化版本。..3.1基本数字时钟的实现未加任何控制端,没有暂停和校对功能,最基础的数字时钟的设计电路图如下:3.2拥有暂停功能、校对功能的数字时钟通过与门实现暂停功能和校对功能,能分别对小时位,分钟
此文档下载收益归作者所有