通用化波控测试平台软件设计-论文.pdf

通用化波控测试平台软件设计-论文.pdf

ID:55607944

大小:503.10 KB

页数:4页

时间:2020-05-20

通用化波控测试平台软件设计-论文.pdf_第1页
通用化波控测试平台软件设计-论文.pdf_第2页
通用化波控测试平台软件设计-论文.pdf_第3页
通用化波控测试平台软件设计-论文.pdf_第4页
资源描述:

《通用化波控测试平台软件设计-论文.pdf》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、2014年8月舰船电子对抗Aug.2014第37卷第4期SHIPB0ARDELECTR0NICC0UNTERMEASUREVolI37No.4通用化波控测试平台软件设计张鹏,朱平,董曦(船舶重工集团公司723所,扬州225001)摘要:在大型相控阵雷达中,由于天线内的发射和接收(TR)组件数目庞大,系统的测试工作十分复杂,采用人工测试方法不可行。在阵面及TR单元测试过程中,结合系统硬件设计,采用网络通信手段,利用自动测试和软件技术设计了一套波束控制系统测试通用平台。关键词:相控阵雷达;波控;软件设计中图分类号:TN958.92文献标识码:A

2、文章编号:CN32—1413(2014)04—0127—04SoftwareDesignofGeneralBeamControlTestingPlatformZHANGPeng,ZHUPing,DONGXi(The723InstituteofCSIC,Yangzhou225001,China)Abstract:Inlarge—scalephasedarrayradar,becausethenumberoftransmitterandreceiver(TR)componentsintheantennaislarge,thesystemtest

3、isverycomplex,manualtestmethodisnotfea—sible.InthearrayfrontandTRcomponentstestingprocess,combiningwiththedesignofsystemhardware,bymeansofnetworkcommunication,ageneralbeamcontrolsystemtestplatformisde—signedbyusingautomatictestandsoftwaretechnology.Keywords:phasedarrayrada

4、r;beamcontro1;softwaredesign依据天线近场测试的要求[3],本文设计的波控0引言平台主要实现的功能包括:在相控阵雷达天线的远场、近场测试工作中,波(1)组件数据的计算;束控制系统需要进行时序调整、大量的数据运算以(2)数据更新下载;及对数据的更新下载,同时还需对阵面的相关状态(3)阵面测试;参数进行监测,测试过程复杂、工作量大。(4)测试状态实时监测;针对此特点,本文结合目前在研的一套波束控(5)数据分析。制系统,通过总线进行硬件扩展,并结合上位机软件其中组件数据计算模块主要根据控制命令,在开发了一套通用波控系统测

5、试平台,整个系统上位上位机软件中设置相关参数,以计算各组件的控制机软件基于WindowsXP系统,采用VC++6.0开码或补偿码,并形成数据表格;数据更新下载模块将发环境,并结合了Matlab开发工具,整个开发过程更新后的数据通过总线接口下载到波控设备各控制符合一般软件开发流程,使整个系统软件具有较高板中;阵面测试模块根据测试命令,设置控制时序,的可靠性以及较好的通用性、可扩展性[1]。选择对应组件、子阵或阵面进行测试;测试状态实时监测模块对天线测试过程中,组件单元、波控电路1测试平台功能需求分析板、总线状态、阵面温度等状态进行实时检测并显

6、本文建议的波控测试平台用于相控阵雷达天线示;数据分析模块对测试数据进行天线方向图计算的测试工作,其体系框架如图1所示。等分析。收稿日期:2014一O1—10128舰船电子对抗第37卷图1测试系统框架图基于以上分析,对该测试平台功能模块进行细CPCI总线与主控制PC板及波控设备板通信;各波分,整个测试平台功能框架如图2所示。控设备板使用FPGA芯片EP2C8作为处理芯片,根据时序要求实现各设备间的通信功能。2.2软件设计方案分析本测试平台软件的功能需求,得到本系统软件工作流程图,如图4所示:(1)系统初始化;(2)装订参数,计算波控码;(3)

7、分析方向图;(4)进入测试模式;(5)运行测试程序进行测试;(6)收集数据进入循环迭代。图2功能框架图2测试平台设计方案2.1硬件设计方案本测试平台硬件组成主要有:主控制PC板、时序发生板以及配套的显示屏、鼠标、键盘等外设。主控制PC板采用研华公司出品的MIC-3390,标准6U尺寸,紧凑型PCI(CPCI)构架,配置为CPUIn—terPM2.2G,内存1GDDR2;时序产生模块选用Altera公司的现场可编程门阵列(FPGA)芯片EP2C35作为控制核心,该芯片具备成本低、性能可图3系统软件流程图靠的特点,利用它来模拟生成整机控制时序,

8、并通过第4期张鹏等:通用化波控测试平台软件设计129name.h。3测试平台各软件模块关键技术实现(4)在VisualC++6.0环境中,将第3步编译3.1基于Matlab的CO

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。